搜索结果
找到约 57,000 项符合
实现时钟 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (171)
- 学术论文 (128)
- VIP专区 (109)
- 单片机编程 (81)
- VHDL/FPGA/Verilog (81)
- 技术资料 (58)
- 汇编语言 (38)
- 嵌入式/单片机编程 (33)
- Java编程 (22)
- 其他 (22)
- 教程资料 (18)
- 可编程逻辑 (16)
- 系统设计方案 (13)
- 其他嵌入式/单片机内容 (13)
- 模拟电子 (12)
- DSP编程 (12)
- 微处理器开发 (11)
- VC书籍 (7)
- uCOS (6)
- 通信网络 (5)
- 嵌入式综合 (5)
- 软件设计/软件工程 (5)
- 书籍源码 (5)
- 电源技术 (4)
- 文件格式 (4)
- 通讯/手机编程 (4)
- 其他书籍 (4)
- 技术教程 (4)
- VHDL/Verilog/EDA源码 (3)
- 接口技术 (3)
- 压缩解压 (3)
- 嵌入式Linux (3)
- 电子书籍 (3)
- Delphi控件源码 (3)
- Linux/Unix编程 (3)
- 精品软件 (3)
- 教程资料 (2)
- PCB相关 (2)
- 测试测量 (2)
- 家庭/个人应用 (2)
- Internet/网络编程 (2)
- Windows CE (2)
- 通讯编程文档 (2)
- 操作系统开发 (2)
- JavaScript (2)
- 书籍 (2)
- 源码 (2)
- 经验分享 (1)
- 单片机相关 (1)
- 技术书籍 (1)
- ARM (1)
- ALTERA FPGA开发软件 (1)
- 设计相关 (1)
- PCB图/BOM单/原理图 (1)
- 传感与控制 (1)
- 数据库系统 (1)
- 企业管理 (1)
- 文章/文档 (1)
- SCSI/ASPI (1)
- FlashMX/Flex源码 (1)
- 数据结构 (1)
- Symbian (1)
- SQL Server (1)
- *行业应用 (1)
- VxWorks (1)
- Applet (1)
- J2ME (1)
- 网络 (1)
- GPS编程 (1)
- matlab例程 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- MacOS编程 (1)
- 软件工程 (1)
- MTK (1)
- 教育系统应用 (1)
- Ajax (1)
- DSP工具/软件 (1)
- 汇编编程 (1)
- 笔记 (1)
- 论文 (1)
其他嵌入式/单片机内容 用vierilog语言描写的电子时钟源码
用vierilog语言描写的电子时钟源码,可以实现计时、显示年月日、秒表等功能。
单片机开发 在AVR开发板驱动时钟芯片DS1302
在AVR开发板驱动时钟芯片DS1302,利用1602液晶显示当前的年、月、日、星期、时间,并利用矩阵按键来实现调时功能
软件设计/软件工程 数字钟是一种用数字电路技术实现时、分、秒计时的装置
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟 ...
Java编程 实现了一个由时间服务器
实现了一个由时间服务器,客户端,服务查询服务器组成的分布式时钟系统
系统设计方案 研究用FPGA实现对LCD显示驱动的控制
研究用FPGA实现对LCD显示驱动的控制,通过一个数字时钟作为演示,具体论证用FPGA驱动字符型液晶显示器的方法,其核心是控制液晶显示控制器的时序,经测试,该方法切实可行,可以代替用单片机驱动LCD。
文件格式 课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置
课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
系统设计方案 本实验通过DOS功能调用编制和调试一个自制时钟程序
本实验通过DOS功能调用编制和调试一个自制时钟程序,要求设置一个新的1ch中断处理程序并常驻内存,实现在屏幕右上角显示当时的时间:按XX:XX:XX形式显示,并且能正确进位,24小时应消零。同时,在显示时间时,DOS系统能正确处理各种命令,正确执行应用程序。 ...
单片机开发 关于使用单片机芯片制作的电子时钟
关于使用单片机芯片制作的电子时钟,可以实现多种不同的功能,非常实用!
系统设计方案 用FPGA实现大型设计时
用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线 ...