搜索结果
找到约 57,000 项符合
实现时钟 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (171)
- 学术论文 (128)
- VIP专区 (109)
- 单片机编程 (81)
- VHDL/FPGA/Verilog (81)
- 技术资料 (58)
- 汇编语言 (38)
- 嵌入式/单片机编程 (33)
- Java编程 (22)
- 其他 (22)
- 教程资料 (18)
- 可编程逻辑 (16)
- 系统设计方案 (13)
- 其他嵌入式/单片机内容 (13)
- 模拟电子 (12)
- DSP编程 (12)
- 微处理器开发 (11)
- VC书籍 (7)
- uCOS (6)
- 通信网络 (5)
- 嵌入式综合 (5)
- 软件设计/软件工程 (5)
- 书籍源码 (5)
- 电源技术 (4)
- 文件格式 (4)
- 通讯/手机编程 (4)
- 其他书籍 (4)
- 技术教程 (4)
- VHDL/Verilog/EDA源码 (3)
- 接口技术 (3)
- 压缩解压 (3)
- 嵌入式Linux (3)
- 电子书籍 (3)
- Delphi控件源码 (3)
- Linux/Unix编程 (3)
- 精品软件 (3)
- 教程资料 (2)
- PCB相关 (2)
- 测试测量 (2)
- 家庭/个人应用 (2)
- Internet/网络编程 (2)
- Windows CE (2)
- 通讯编程文档 (2)
- 操作系统开发 (2)
- JavaScript (2)
- 书籍 (2)
- 源码 (2)
- 经验分享 (1)
- 单片机相关 (1)
- 技术书籍 (1)
- ARM (1)
- ALTERA FPGA开发软件 (1)
- 设计相关 (1)
- PCB图/BOM单/原理图 (1)
- 传感与控制 (1)
- 数据库系统 (1)
- 企业管理 (1)
- 文章/文档 (1)
- SCSI/ASPI (1)
- FlashMX/Flex源码 (1)
- 数据结构 (1)
- Symbian (1)
- SQL Server (1)
- *行业应用 (1)
- VxWorks (1)
- Applet (1)
- J2ME (1)
- 网络 (1)
- GPS编程 (1)
- matlab例程 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- MacOS编程 (1)
- 软件工程 (1)
- MTK (1)
- 教育系统应用 (1)
- Ajax (1)
- DSP工具/软件 (1)
- 汇编编程 (1)
- 笔记 (1)
- 论文 (1)
教程资料 常用数字逻辑功能都在CPLD器件上用VHDL语言实现
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
教程资料 一种基于FPGA 实现的全并行结构FFT 设计方法
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
教程资料 用FPGA实现大型设计时
用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线 ...
教程资料 计PLD/FPGA时通常采用几种时钟类型
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、 ...
模拟电子 实现UXGA解决方案的双通道AD9981设计准则
借助AD9981,利用一种双芯片“乒乓”配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求 ...
模拟电子 实现UXGA解决方案的双通道AD9884A设计准则
借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控 ...
模拟电子 基于MPC92433的高频时钟电路的设计
提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号频率达到1 GHz,可以广泛应用到各种数字电路设计中。
模拟电子 5 Gsps高速数据采集系统的设计与实现
以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基 ...
模拟电子 时钟分相技术应用
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。
关键词: 时钟分相技术; 应用
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的
性能。尤其现代电子系统对性能的越来越高 ...
电源技术 配电网智能监测终端的设计与实现
随着智能配电技术的不断发展,配电网实时运行参数以及配电网电能质量已经成为众所关注的问题,为实现配电网实时运行情况的监测并对当前配电网的电能质量进行分析,本文提出了一种配电网智能监测终端的设计方法,详细介绍了智能监测终端的信号采集电路设计、数据存储设计、实时时钟设计、通信接口设计等。
...