搜索结果
找到约 15,212 项符合
实时钟模块 的查询结果
教程资料 FPGA全局时钟约束(Xilinx)
FPGA全局时钟约束(Xilinx)
教程资料 基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现
本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
教程资料 基于Altera 28nm FPGA的100-Gbit OTN复用转发器解决方案
100-Gb光传送网(OTN)复用转发器
a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口;
b. 44个独立发送时钟域,提高了时钟灵活性;
c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP);
d. ...
教程资料 电子电工实训_收音机_焊接_组装_步骤_实验报告
电子电工实训_收音机_焊接_组装_步骤_实验报告
教程资料 Verilog_HDL的故事之模块的沟通
Verilog_HDL的故事4_之_模块的沟通
教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
教程资料 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
教程资料 基于FPGA的光纤通信系统中帧同步头检测设计
为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从 ...
教程资料 基于FPGA 的低成本长距离高速传输系统的设计与实现
为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHD ...
教程资料 基于FPGA实现的高速串行交换模块实现方法研究
采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题.该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCI Express协议之间的数据交换,实现了单字读写以及DMA操作,并提供高速稳定的传输带宽. ...