搜索结果

找到约 9,366 项符合 实时编码 的查询结果

单片机编程 单片机应用技术选编11

单片机应用技术选编(11) 目录   第一章 专题论述 1.1 3种嵌入式操作系统的分析与比较(2) 1.2 KEIL RTX51 TINY内核的分析与应用(8) 1.3 中间件技术及其发展展望(13) 1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19) 1.5 μC/OSⅡ的移植及其应用系统开发(23) 1.6 片上系统的总线结构发展现状及前景(27) 1.7 SoC&mdas ...
https://www.eeworm.com/dl/502/31586.html
下载: 40
查看: 1245

单片机编程 单片机应用技术选编9

单片机应用技术选编(9) 目录 第一章 专题论述1.1 集成电路进入片上系统时代(2)1.2 系统集成芯片综述(10)1.3 Java嵌入技术综述(18)1.4 Java的线程机制(23)1.5 嵌入式系统中的JTAG接口编程技术(29)1.6 EPAC器件技术概述及应用(37)1.7 VHDL设计中电路简化问题的探讨(42)1.8 8031芯片主要模块的VHDL描述与仿真(48)1.9 ISP技术在 ...
https://www.eeworm.com/dl/502/31589.html
下载: 185
查看: 1174

单片机编程 C语言实时操作系统源代码

C语言实时操作系统源代码
https://www.eeworm.com/dl/502/31694.html
下载: 164
查看: 1041

DSP编程 基于TMS320DM3730的H.264编码器移植与优化方法

提出了一种在TI公司高性能数字信号处理器TMS320DM3730上进行H.264编码器(即x264编码器)移植与优化的方法,详细描述了在CCS4.2开发平台上进行x264编码器移植工作的基本原理和需要注意的问题。为了提高编码速度,针对DM3730处理器的结构特点,对x264编码器进行了优化,主要方法包括编译器优化、内存优化、C语言代码优化及汇 ...
https://www.eeworm.com/dl/516/31848.html
下载: 118
查看: 1045

DSP编程 基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

基于TMS320C6713和FPGA的高速实时采集系统的设计与实现
https://www.eeworm.com/dl/516/31960.html
下载: 128
查看: 1065

DSP编程 基于TMS320DM642的网络摄像机的设计及实现

网络摄像机是当今网络视频应用的一大热点,根据这方面的应用需求提出了一种全新的解决方案。该方案的实现是基于TMS320DM642处理器的,并且采用JPEG编码标准,最终实现了一个成本低廉且具有实时视频采集压缩功能及以太网传输功能的网络摄像机。 ...
https://www.eeworm.com/dl/516/32024.html
下载: 145
查看: 1046

教程资料 编码器倍频、鉴相电路在FPGA中的实现

编码器倍频、鉴相电路在FPGA中的实现
https://www.eeworm.com/dl/fpga/doc/32096.html
下载: 176
查看: 1111

教程资料 基于FPGA的多路视频合成系统的设计

  摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行处理能力的优势,应用灵活的的多路视频信号的合成技术和数字图 ...
https://www.eeworm.com/dl/fpga/doc/32362.html
下载: 127
查看: 1099

教程资料 基于FPGA的MIMO-OFDM基带系统发射机的设计

介绍了多入多出-正交频分复用(MIMO-OFDM)系统,并分析了其发射机的实现原理。充分利用Altera公司Stratix系列现场可编程门阵列(FPGA)芯片和IP(知识产权)核,提出了一种切实可行的MIMO-OFDM基带系统发射机的FPGA实现方法。重点论述了适合于FPGA实现的对角空时分层编码(D-BLAST)的方法和实现原理以及各个主要模块的工 ...
https://www.eeworm.com/dl/fpga/doc/32391.html
下载: 127
查看: 1270

教程资料 基于FPGA的实时视频信号处理平台的设计

提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
https://www.eeworm.com/dl/fpga/doc/32411.html
下载: 53
查看: 1092