搜索结果

找到约 6,673 项符合 实时任务调度 的查询结果

单片机编程 基于CAN总线的智能寻位制造系统

基于CAN总线的智能寻位制造系统 智能寻位制造系统的组成网络化智能寻位制造系统的概念是将智能寻位,工艺规划# 加工信息生成# 加工设备控制等分布于制造系统中不同物理位置的独立单元! 借助实时控制网络集成为一有机整体! 从而实现单元间的高速信息交换! 并通过管理计算机中的动态调度软件! 协调整个系统的高效运行" 据此思 ...
https://www.eeworm.com/dl/502/31582.html
下载: 58
查看: 1062

单片机编程 单片机应用技术选编9

单片机应用技术选编(9) 目录 第一章 专题论述1.1 集成电路进入片上系统时代(2)1.2 系统集成芯片综述(10)1.3 Java嵌入技术综述(18)1.4 Java的线程机制(23)1.5 嵌入式系统中的JTAG接口编程技术(29)1.6 EPAC器件技术概述及应用(37)1.7 VHDL设计中电路简化问题的探讨(42)1.8 8031芯片主要模块的VHDL描述与仿真(48)1.9 ISP技术在 ...
https://www.eeworm.com/dl/502/31589.html
下载: 185
查看: 1174

单片机编程 基于多点网络的水厂自动监控系统设计

基于多点网络的水厂自动监控系统设计Design of MPI Based Automatic Monitoring and Control System in Water Works刘 美 俊(湖南工程学院,湘潭411101)摘要针对水厂工作水泵多、现场离控制站距离远的特点,提出了一种基于MPI多点网络的自动监控系统的设计方法,分析了系统的工作原理,介绍了系统中数据的采集与处理、主站 ...
https://www.eeworm.com/dl/502/31593.html
下载: 82
查看: 1096

单片机编程 Keil Cx51 V7.0单片机高级语言编程与uVisio

Keil Cx51 V7.0单片机高级语言编程与uVision2应用实践详细介绍了KeilCx51V7.机C语言编译器和全新Windows集成开发环境μVision2的强大功能和具体使用方法。全面介绍了最新版本Cx51编译器新增加的控制命令,给出了全部Cx51运行库函数及其应用范例,对KeilCx51软件包中各种应用工具,如BL51/Lx51连接定位器、A51/Ax51宏汇编器 ...
https://www.eeworm.com/dl/502/31636.html
下载: 80
查看: 1215

单片机编程 C语言实时操作系统源代码

C语言实时操作系统源代码
https://www.eeworm.com/dl/502/31694.html
下载: 164
查看: 1041

DSP编程 基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

基于TMS320C6713和FPGA的高速实时采集系统的设计与实现
https://www.eeworm.com/dl/516/31960.html
下载: 128
查看: 1065

教程资料 基于FPGA的无人机多路视频监控系统设计

为了能实时监控无人机的状态和提高无人机的安全可靠性,本设计利用FPGA高速率、丰富的片上资源和灵活的设计接口,设计了一套无人机多路监控系统。该监控系统具备了将处于无人机不同位置的摄像机所采集的视频信息,传送给地面站控制设备,并在同一台显示器上实现同步显示的功能。仿真结果表明,该系统可以很好的保证监控视频 ...
https://www.eeworm.com/dl/fpga/doc/32223.html
下载: 163
查看: 1043

教程资料 基于FPGA的实时视频信号处理平台的设计

提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
https://www.eeworm.com/dl/fpga/doc/32411.html
下载: 53
查看: 1092

教程资料 基于SPI接口和FIFO缓冲器的大容量高速实时数据存储方案

大容量高速实时数据存储方案
https://www.eeworm.com/dl/fpga/doc/32434.html
下载: 67
查看: 1043

教程资料 基于FPGA的DDC设计及仿真

    在软件无线电数字接收机中,从AD前端采集过来的数字信号频率高达72 MHz,如此高的频率使得后端DSP不能直接完成相关的数字信号处理任务。因此合理的设计基于FPGA的DDC,以降低数字信号频率,方便后端DSP实时完成相关的数字信号处理任务就显得尤为重要。在很多数字信号处理系统中,数字信号频率是非常高的 ...
https://www.eeworm.com/dl/fpga/doc/32511.html
下载: 151
查看: 1425