搜索结果
找到约 17,563 项符合
定位器 的查询结果
按分类筛选
- 全部分类
- 技术资料 (22)
- 学术论文 (19)
- VIP专区 (19)
- 单片机编程 (16)
- 其他 (4)
- 传感与控制 (3)
- 无线通信 (3)
- 单片机开发 (3)
- 其他书籍 (3)
- 技术教程 (2)
- autocad教程 (2)
- 电源技术 (2)
- 通信网络 (2)
- 可编程逻辑 (2)
- 测试测量 (2)
- 操作系统开发 (2)
- Java编程 (2)
- 系统设计方案 (2)
- 压缩解压 (2)
- GPS编程 (2)
- 论文 (2)
- 软件 (2)
- 行业应用 (1)
- 书籍源码 (1)
- 嵌入式综合 (1)
- 技术书籍 (1)
- 开发工具 (1)
- 实用工具 (1)
- Windows CE (1)
- VHDL/FPGA/Verilog (1)
- 家庭/个人应用 (1)
- matlab例程 (1)
- FlashMX/Flex源码 (1)
- 嵌入式/单片机编程 (1)
- DSP编程 (1)
- 电机控制 (1)
- 工业控制 (1)
- 源码 (1)
学术论文 3KW光伏并网逆变器的软件毕业设计设计论文
不错的毕业论文 很详细的介绍了光伏逆变器设计方法
学术论文 基于FPGA的视频编码器设计
ISO和ITU-T制定的一系列视频编码国际标准的推出,开创了视频通信和存储应用的新纪元。从H.261视频编码建议,到H.262/3、MPEG-1/2/4等都有一个共同的不断追求的目标,即在尽可能低的码率(或存储容量)下获得尽可能好的图像质量。 本课题的研究建立在目前主流的压缩算法的基础上,综合出各种标准中实现途径的共性和优势,将算 ...
学术论文 基于FPGA的无线接收机下变频器的设计与实现
随着无线通信的应用日益广泛,无线通信系统的种类也越来越繁杂,但是由于不同通信系统的工作频段、调制方式、通信协议等原理结构上存在差异而极大限制了不同系统之间的互通。软件无线电摆脱了硬件体系结构的束缚,成为解决不同通信体制之间互操作问题和开展多种通信业务的最佳途径,具有巨大的商业和军事价值,被喻为无线电 ...
学术论文 高速Viterbi译码器的FPGA实现
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
开发工具 adf4350寄存器配置软件
一个很好用的adf4350寄存器配置软件,省却了您繁琐的计算寄存器值的时间
学术论文 基于FPGA技术的星载高速复接器设计
随着空间科学任务的增加,需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL语言和可编程门阵列FPGA技术,对多个信号源数据进行数据打包、信道选通调度 ...
其他文档 变频器矢量控制及PID控制
变频器矢量控制及PID控制变频器矢量控制及PID控制
学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
学术论文 卷积码在CDMA2000中的应用及其译码器FPGA实现
数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准 ...
Windows编程 C#音乐播放器源代码
用c#编写的 音乐播放器播放源码 能实现基本本地音乐的播放功能-Written with c# music player, the local source to achieve basic music playback