搜索结果
找到约 1,842 项符合
完美时序 的查询结果
按分类筛选
单片机编程 旋转led时钟
LED旋转显示器时基于视觉暂留原理,开发的一种旋转式LED显示屏。其在具有一定转速地载体上安装16个LED发光器件,各LED发光管等间距排位一条直线,随着旋转速度的加快,在计算机软件精确的时序控制下,不断扫描出预设的文字,图案等。使用一个光耦(U型槽的红外对管)作为定位传感器,当旋转一周时,挡光板遮挡光源,光敏三 ...
教程资料 基于DSP和FPGA实时视频采集、处理和显示平台
基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO ...
教程资料 FPGA常用设计资料大全
FPGA常用设计资料大全,包括FPGA时序设计,软件使用,和一些源码
教程资料 基于FPGA的7279键盘数码管驱动
基于FPGA的7279键盘数码管驱动,硬件实测,完美运行
教程资料 常用数字逻辑功能都在CPLD器件上用VHDL语言实现
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
教程资料 IIR滤波器的FPGA 实现方法
介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。
教程资料 华为FPGA设计高级技巧 Xilinx篇
华为 FPGA 设计高级技巧 Xilinx 篇,涉及 FPGA 综合、时序优化、编码风格
教程资料 LCD CPLD(复杂可编程逻辑器件)
LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、 ...
教程资料 本实验教程选用Xilinx公司的产品X9572
本实验教程选用Xilinx公司的产品X9572,与之配套的开发软件为ISE4.1i,可进行原理图的输入和VHDL硬件描述语言的输入,并且可利用Modelsim进行功能仿真和时序仿真。