搜索结果
找到约 10,181 项符合
存储方式 的查询结果
按分类筛选
- 全部分类
- 学术论文 (72)
- 单片机编程 (45)
- 技术资料 (42)
- 数据结构 (23)
- 单片机开发 (17)
- 其他 (14)
- 操作系统开发 (12)
- Java编程 (12)
- VIP专区 (11)
- 其他书籍 (8)
- 文件格式 (6)
- 企业管理 (6)
- 嵌入式/单片机编程 (5)
- 数据库系统 (5)
- 数学计算 (5)
- 技术教程 (4)
- 可编程逻辑 (4)
- 系统设计方案 (4)
- SQL Server (4)
- PCB相关 (3)
- *行业应用 (3)
- 数值算法/人工智能 (3)
- 文章/文档 (3)
- 微处理器开发 (3)
- 汇编语言 (3)
- 其他数据库 (3)
- 软件 (3)
- 软件工程 (2)
- 技术书籍 (2)
- 嵌入式综合 (2)
- 测试测量 (2)
- 接口技术 (2)
- 存储器技术 (2)
- Linux/Unix编程 (2)
- Internet/网络编程 (2)
- 酒店行业 (2)
- matlab例程 (2)
- VC书籍 (2)
- 其他文档 (2)
- 其他 (2)
- 行业应用文档 (1)
- 教程资料 (1)
- 电源技术 (1)
- 无线通信 (1)
- 驱动编程 (1)
- 教育系统应用 (1)
- Oracle数据库 (1)
- 游戏 (1)
- 书籍源码 (1)
- 压缩解压 (1)
- J2ME (1)
- 技术管理 (1)
- 软件设计/软件工程 (1)
- 加密解密 (1)
- 其他行业 (1)
- 行业发展研究 (1)
- Symbian (1)
- Windows Mobile (1)
- Delphi/CppBuilder (1)
- uCOS (1)
- 通讯/手机编程 (1)
- FlashMX/Flex源码 (1)
- 交通/航空行业 (1)
- Ajax (1)
- 通讯编程文档 (1)
- DSP编程 (1)
- 论文 (1)
- 源码 (1)
- 书籍 (1)
嵌入式综合 最详细的NIOSII教程
核心板配置
 核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256个LEs,36个M4K RAM blocks (4Kbits plus 512 parity bits),同时具有165,888bit癿RAM,支持18个Embedded multipliers和2个PLL,资源配备十分丰富。实验证明,返款芯片在嵌入NIOS II软核将黑釐开収板癿所有外讴全部跑起来,仅占全 ...
嵌入式综合 嵌入式系统中基于闪存平台的存储管理策略
开发了一个基于闪存平台的嵌入式文件系统。为保证闪存扇区的平均使用率和均衡擦写次数,引入了损坏管理策略,在这种策略中采用了动态存储空间管理模式和先入先出(FIFO)策略。所采用的冗余设计、快速计算和跟踪策略还可以延长核心扇区使用寿命,保证系统启动可靠的服务。 ...
无线通信 无线识别装置
本装置采用凌阳61单片机作为主控器,配合常用编码解码芯片PT2262/2272实现阅读器对应答器的识别,编码数据的收发控制,以及信息的存储读写功能。使用ASK调制方式的收发模块很好的实现了应答器和阅读器之间的数据传输和能量交换。应答器采用干电池供电时,具有较高的正确率,较短的识别时间和较大的耦合线圈间距。在间距 ...
C/C++语言编程 OpenStack块存储nova-volume工作机制和相关问题
在OpenStack中,出现问题比较多的除了网络部分,还有存储部分。对于swift对象存储的研究和相关技术资料已经有很多,而块存储nova-volume相关的介绍还少见,其中也有很多问题出现。
OpenStack卷存储nova-volume相关问题,由于nova-volume问题较多,单独写这一篇,主要介绍块存储相关的问题 ...
开发工具 Windows 7键盘快捷方式命令大全
Windows 7键盘快捷方式命令大全
开发工具 Windows 7 桌面的快捷方式都变成了相同的图标
Windows 7 桌面的快捷方式都变成了相同的图标
实用工具 Windows 7键盘快捷方式命令大全
Windows 7键盘快捷方式命令大全
实用工具 Windows 7 桌面的快捷方式都变成了相同的图标
Windows 7 桌面的快捷方式都变成了相同的图标
可编程逻辑 Protues使用总线方式画电路的方法
Protues使用总线方式画电路的方法 简易教程
可编程逻辑 FPGA数字存储扫频仪(源代码+电路图+PCB图)
频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅 ...