搜索结果

找到约 34,309 项符合 大萨达撒所多d 的查询结果

学术论文 基于FPGA的高速实时数字存储示波器

数字存储示波器(DSO)上世纪八十年代开始出现,由于当时它的带宽和分辨率较低,实时性较差,没有具备模拟示波器的某些特点,因此并没有受到人们的重视。随着数字电路、大规模集成电路及微处理器技术的发展,尤其是高速模/数(A/D)转换器及半导体存储器(RAM)的发展,数字存储示波器的采样速率和实时性能得到了很大的提高 ...
https://www.eeworm.com/dl/514/12534.html
下载: 197
查看: 1083

PCB相关 怎样才能算是设计优秀的PCB文件?

我是专业做PCB的,在线路板灾个行业呆久了,看到了上百家公司设计的PCB板,各行各业的,如有空调的,液晶电视的,DVD的,数码相框的,安防的等等,因此我从我所站的角度来说,就觉得有些PCB文件设计得好,有些PCB文件设计则不是那么理想,标准就是怎能么样PCB厂的工程人员看得一目了然,而不产生误解,导致做错板子,下面我 ...
https://www.eeworm.com/dl/501/22277.html
下载: 161
查看: 1043

电源技术 同步整流技术简单介绍

同步整流技术简单介绍大家都知道,对于开关电源,在次级必然要有一个整流输出的过程。作为整流电路的主要元件,通常用的是整流二极管(利用它的单向导电特性),它可以理解为一种被动式器件:只要有足够的正向电压它就开通,而不需要另外的控制电路。但其导通压降较高,快恢复二极管(FRD)或超快恢复二极管(SRD)可达1.0 ...
https://www.eeworm.com/dl/505/24836.html
下载: 183
查看: 1064

ARM 深入浅出Cortex-M0—LPC1100系列

LPC1100系列Cortex-M0微处理器A/D转换器的基本时钟由APB时钟提供。A/D转换器包含一个可编程的分频器,它可以将APB时钟调整为逐次逼近转换所需的时钟(最大可达4.5MHz,并且完全满足精度要求的转换需要11个这样的时钟)。
https://www.eeworm.com/dl/553/36633.html
下载: 157
查看: 1051

可编程逻辑 怎样才能算是设计优秀的PCB文件?

我是专业做PCB的,在线路板灾个行业呆久了,看到了上百家公司设计的PCB板,各行各业的,如有空调的,液晶电视的,DVD的,数码相框的,安防的等等,因此我从我所站的角度来说,就觉得有些PCB文件设计得好,有些PCB文件设计则不是那么理想,标准就是怎能么样PCB厂的工程人员看得一目了然,而不产生误解,导致做错板子,下面我 ...
https://www.eeworm.com/dl/kbcluoji/40352.html
下载: 108
查看: 1033

技术书籍 智能算法书籍

非常适合研究写论文发表论文找工发动机撒反馈圣达菲 发发多峰到算法速度分角色读发生大裂缝就肯定就发生空间打开撒作,
https://www.eeworm.com/dl/507923.html
下载: 1
查看: 96

技术资料 ARMCortex-M0LPC1114入门手册

LPC1114是NXP公司推出的一款 ARM Cortex-M0内核的32位单片机。它的主频最大可达50MHz,内部集成时钟产生单元,不用外部晶振也可以工作。内部集成32 KB FALSH程序存储器、8 K SRAM数据存储器、一个快速L2C接口一个RS485/IA485UART、两个带SSP特征的SPI接口、4个通用定时器、1个系统定时器、1个带窗口功能的看门狗定时器、功 ...
https://www.eeworm.com/dl/831948.html
下载: 3
查看: 8036

学术论文 并联电容器组相控投切技术研究.rar

选相控制开关又称同步开关或相控开关,其实质就是控制开关在电压或电流的期望相位完成合闸或分闸,以主动消除开关过程所产生的涌流和过电压等电磁暂态效应,提高开关的开断能力。本论文以电力系统的无功补偿为背景,分析了随机投切电容器组的暂态过程所带来的各种危害,从而提出选相投切技术;本文以真空开关选相投切电容器 ...
https://www.eeworm.com/dl/514/8171.html
下载: 37
查看: 1097

学术论文 基于单线圈永磁机构的相控开关控制器的设计.rar

选相控制开关又称同步开关或相控开关,其实质就是控制开关在电压或电流的期望相位完成合闸或分闸,以主动消除开关过程所产生的涌流和过电压等电磁暂态效应,提高开关的开断能力。本论文首先分析了提高断路器可靠性的途径,介绍了相控开关的研究意义及其优点;相控开关的基本原理和分合闸操作过程,为同步开关选相控制器的设 ...
https://www.eeworm.com/dl/514/8461.html
下载: 156
查看: 1063

学术论文 应用VHDL基于FPGA设计FIR滤波器

伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实 ...
https://www.eeworm.com/dl/514/9966.html
下载: 32
查看: 1105