搜索结果

找到约 19,760 项符合 多频 的查询结果

可编程逻辑 大规模FPGA设计中的多点综合技术

  本文介绍了在大规模FPGA设计中可以提高综合效率和效果的多点综合技术,本文适合大规模FPGA的设计者和Synplify pro的用户阅读。  
https://www.eeworm.com/dl/kbcluoji/40124.html
下载: 134
查看: 1037

可编程逻辑 PCB设计者必看经典教材

  在 PCB 设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,  在整个 PCB 中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB 布线有单面布线、  双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,  可以用交互式预先对要求比较严格 ...
https://www.eeworm.com/dl/kbcluoji/40200.html
下载: 91
查看: 1040

可编程逻辑 扩频通信芯片STEL-2000A的FPGA实现

针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...
https://www.eeworm.com/dl/kbcluoji/40234.html
下载: 120
查看: 1064

可编程逻辑 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/kbcluoji/40235.html
下载: 114
查看: 1064

可编程逻辑 基于Actel FPGA的多串口扩展设计

基于Actel FPGA 的多串口扩展设计采用了Actel 公司高集成度,小体积,低功耗,低系统成本,高安全性和可靠性的小容量FPGA—A3P030 进行设计,把若干接口电路的功能集成到A3P030 中,实现了三路以上的串口扩展。该设计灵活性高,可根据需求灵活实现并行总线扩展三路UART 或者SPI 扩展三路UART,波特率可以灵活设置。 ...
https://www.eeworm.com/dl/kbcluoji/40244.html
下载: 108
查看: 1080

可编程逻辑 protel 99se进行射频电路PCB设计的流程

介绍了采用protel 99se进行射频电路pcb设计的设计流程为了保证电路的性能。在进行射频电路pcb设计时应考虑电磁兼容性,因而重点讨论了元器件的布局与布线原则来达到电磁兼容的目的.关键词 射频电路 电磁兼容 布局
https://www.eeworm.com/dl/kbcluoji/40313.html
下载: 44
查看: 1054

可编程逻辑 多层印制板设计基本要领

【摘要】本文结合作者多年的印制板设计经验,着重印制板的电气性能,从印制板稳定性、可靠性方面,来讨论多层印制板设计的基本要求。【关键词】印制电路板;表面贴装器件;高密度互连;通孔【Key words】Printed Circuit Board;Surface Mounting Device;High Density Interface;Via一.概述印制板(PCB-Printed Circuit ...
https://www.eeworm.com/dl/kbcluoji/40325.html
下载: 135
查看: 1048

可编程逻辑 基于FPGA的射频热疗系统的设计

采用高精度数字温度传感器DS18B20与可编程逻辑器件FPGA实现温度测量与控制,并进行温度场的测量与控制实验。实验表明,一维控制器控制精度不够,温度超调比较大(1 ℃),而二维控制器的温度超调就比较小(0.5 ℃)。因此,所设计的射频温度场温度测量与控制的方法满足热疗要求。与传统方法相比,该系统具有设计灵活、现场 ...
https://www.eeworm.com/dl/kbcluoji/40367.html
下载: 107
查看: 1031

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048

可编程逻辑 基于Verilog HDL设计的多功能数字钟

本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。 关键词:Verilog HDL;硬件描述语言;FPGA Abstract: In this ...
https://www.eeworm.com/dl/kbcluoji/40390.html
下载: 24
查看: 1046