搜索结果
找到约 6,114 项符合
多重分形 的查询结果
文件格式 用VHDL能进行正常的时、分、秒计时功能、分别有6个数码管显示24小时、60分钟、60秒钟的计数器显示。
用VHDL能进行正常的时、分、秒计时功能、分别有6个数码管显示24小时、60分钟、60秒钟的计数器显示。
VHDL/FPGA/Verilog 非整数分频器 分频系数为无限不循环小数 vhdl
非整数分频器 分频系数为无限不循环小数 vhdl
数学计算 自己编的一个运筹学中单纯形法的一个程序,界面友好,按照提示来输入参数,可以解决很多线性规划问题
自己编的一个运筹学中单纯形法的一个程序,界面友好,按照提示来输入参数,可以解决很多线性规划问题
系统设计方案 社会养老保险信息管理系统基本功能分很多的模块不错
社会养老保险信息管理系统基本功能分很多的模块不错
数学计算 该程序实现了Delaunay三角剖分的过程
该程序实现了Delaunay三角剖分的过程,能够对任意多边形实现三角化,效果不错。
软件设计/软件工程 在分页式管理方式下采用位示图来表示主存分配情况
在分页式管理方式下采用位示图来表示主存分配情况,实现主存空间的分配和回收。
一个好的计算机系统不仅要有一个足够容量的、存取速度高的、稳定可靠的主存储器,而且要能合理地分配和使用这些存储空间
其他行业 基于PQ分解法的电力系统潮流计算
基于PQ分解法的电力系统潮流计算,计算速度优于基于牛顿法的潮流计算程序
VHDL/FPGA/Verilog 用Verilog实现基于FPGA的通用分频器
用Verilog实现基于FPGA的通用分频器
汇编语言 windows32 汇编 8253分频器
windows32 汇编 8253分频器
单片机开发 2个51单片机实现UART通信 程序分master和slave2个部分。 master等待按键(SW1)
2个51单片机实现UART通信
程序分master和slave2个部分。
master等待按键(SW1),按键按下后将数据发送到slave单片机,slave单片机中断接受查询发送,将收到的数据发送回master,master中断接受,收到后将LED灯点亮。