搜索结果

找到约 25,388 项符合 多采样率转换 的查询结果

PCB相关 DAC34H84 HD2 性能优化与PCB布局建议

DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
https://www.eeworm.com/dl/501/21653.html
下载: 69
查看: 1023

电源技术 多路输出开关电源交叉调整率

多路输出开关电源交叉调整率
https://www.eeworm.com/dl/505/22558.html
下载: 45
查看: 1106

单片机编程 基于51单片机用PCF8591进行AD_DA转换用1602LCD显示的电流采样

基于51单片机用PCF8591进行AD_DA转换用1602LCD显示的电流采样
https://www.eeworm.com/dl/502/25017.html
下载: 91
查看: 1118

单片机编程 基于FPGA多通道采样系统设计资料

基于FPGA多通道采样系统设计资料
https://www.eeworm.com/dl/502/25729.html
下载: 57
查看: 1038

单片机编程 多路电压采集系统

多路电压采集系统一、实验目的1.熟悉可编程芯片ADC0809,8253的工作过程,掌握它们的编程方法。2.加深对所学知识的理解并学会应用所学的知识,达到在应用中掌握知识的目的。 二、实验内容与要求1.基本要求通过一个A/D转换器循环采样4路模拟电压,每隔一定时间去采样一次,一次按顺序采样4路信号。A/D转换器芯片AD0809 ...
https://www.eeworm.com/dl/502/31335.html
下载: 29
查看: 1061

教程资料 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/fpga/doc/32712.html
下载: 69
查看: 1115

可编程逻辑 DAC34H84 HD2 性能优化与PCB布局建议

DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
https://www.eeworm.com/dl/kbcluoji/38957.html
下载: 113
查看: 1040

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048

操作系统开发 多道转换调度算法

多道转换调度算法
https://www.eeworm.com/dl/531/126581.html
下载: 142
查看: 1036

单片机开发 采样C语言编写的128×64分辩率的汉字液晶显示驱动程序

采样C语言编写的128×64分辩率的汉字液晶显示驱动程序
https://www.eeworm.com/dl/648/127842.html
下载: 44
查看: 1061