搜索结果

找到约 263 项符合 多级 的查询结果

学术论文 JPEG2000中小波变换的研究与FPGA实现

JPEG2000是新一代图像压缩标准,JPEG2000与传统JPEG最大的不同,在于它放弃了JPEG所采用的以离散余弦变换(Discrete Cosine Transform)为主的区块编码方式,而采用以小波转换(Wavelet Transform)为主的多解析编码方式.离散小波变换算法是现代谱分析工具,在图像处理与图像分析领域正得到越来越广泛的应用.由于JPEG2000标准具有复 ...
https://www.eeworm.com/dl/514/11785.html
下载: 148
查看: 1061

单片机相关 51单片机的串行口扩展方法

在以单片机为核心的多级分布式系统中,常常需要扩展单片机的串行通信口,本文分别介绍了基于SP2538 专用串行口扩展芯片及Intel8251 的两种串行口扩展方法,并给出了实际的硬件电路原理及相应的通信
https://www.eeworm.com/dl/549/12156.html
下载: 29
查看: 1052

学术论文 基于ALM结构FPGA的逻辑综合技术

近些年来,FPGA已经成为现代电子、半导体行业的最重要组成部分之一,针对FPGA的综合技术的研究是电子设计自动化技术的重要研究方向。逻辑综合是FPGA综合的重要步骤,它包括逻辑优化和工艺映射。本文主要研究了针对一种新型ALM(Adaptive Logic Model)结构FPGA的工艺映射算法。 论文首先对已有FPGA逻辑综合技术进行了全面的总 ...
https://www.eeworm.com/dl/514/12389.html
下载: 109
查看: 1315

学术论文 基于FPGA浮点运算器的设计

在很多高精度计算场合需要采用浮点运算。过去用门电路进行各种运算通常为定点运算,但其计算精度有限。随着现场可编程门阵(FPGA)的迅速发展,可以采用FPGA实现浮点运算。 本文首先介绍定点数和浮点数的格式,完成基于FPGA的几种常用浮点运算器的VHDL设计,包括浮点数与定点数之间的相互转换,浮点加法器、减法器、乘法器 ...
https://www.eeworm.com/dl/514/12596.html
下载: 178
查看: 1153

学术论文 可变点流水线结构FFT处理器

随着电子技术和集成电路技术的飞速发展,数字信号处理已经广泛地应用于通信、信号处理、生物医学以及自动控制等领域中。离散傅立叶变换(DFT)及其快速算法FFT作为数字信号处理中的基本变换,有着广泛的应用。特别是近年来,基于FFT的ODFM技术的兴起,进一步推动了对高速FFT处理器的研究。 FFT 算法从出现到现在已有四十多年 ...
https://www.eeworm.com/dl/514/12636.html
下载: 88
查看: 1094

学术论文 基于FPGA的IIR多相滤波器的设计研究

多相滤波器主要应用于脉冲多普勒雷达、通信宽带数字接收机、雷达自适应波束形成等信号处理领域。在多普勒雷达信号处理中国内外关于FIR滤波器设计研究的报道较多,而对于IIR滤波器的设计研究相对较少,原因是IIR多相滤波器的设计复杂性,使得IIR滤波器在多普勒雷达数字信号处理中难以发挥重要作用。本文以脉冲多普勒雷达信号 ...
https://www.eeworm.com/dl/514/12686.html
下载: 21
查看: 1062

学术论文 多种高效编码和调制技术

本论文介绍了几种编码和调制技术的基本原理和课题的总体实现结构,重点分析和讨论了滚降系数可调的成形滤波、内插技术以及滤波器中乘法器、加法器的实现方法。通过外部控制器可对FPGA内部设计的多项参数进行设置,可支持32.000kbps~4.096Mbps范围内的多速率数据传输,适用于各种信道限带性能要求的传输系统。本论文使用一 ...
https://www.eeworm.com/dl/514/12746.html
下载: 154
查看: 1056

电机控制 基于TMS320LF2407的步进电机控制系统

·摘 要:步进电机适用于在数控开环系统中做执行元件,具有十分广泛的用途。本文从工程应用的角度出发,以TMS320LF2407 DSP芯片作为控制核心.结合专用步进电机驱动器,设计了一套可同时控制8个电机,且具有位移控制和多级调速功能的步进电机控制系统。文中对控制系统中有关以TMs320LF2407 DSP芯片为核心的步进电机控制器的 ...
https://www.eeworm.com/dl/577/15287.html
下载: 28
查看: 1077

教程资料 计PLD/FPGA时通常采用几种时钟类型

无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、 ...
https://www.eeworm.com/dl/fpga/doc/18710.html
下载: 199
查看: 1065

模拟电子 OP37多级放大电路设计

放大效果很好,低噪声
https://www.eeworm.com/dl/571/20196.html
下载: 53
查看: 1019