搜索结果

找到约 18,409 项符合 多波形 的查询结果

可编程逻辑 基于FPGA的多功能LCD显示控制器设计

通过对LCD1602/LCD12864显示模块控制时序和指令集的对比分析,利用Verilog HDL描述语言完成了多功能LCD显示控制模块的IP核设计.所设计的LCD显示控制器具有很好的可移植性,只需通过端口的使能参数配置便可以驱动LCD1602/LCD12864模块实现字符或图形的实时显示,并且该多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T14 ...
https://www.eeworm.com/dl/kbcluoji/39082.html
下载: 67
查看: 1046

可编程逻辑 怎样使用Nios II处理器来构建多处理器系统

怎样使用Nios II处理器来构建多处理器系统 Chapter 1. Creating Multiprocessor Nios II Systems Introduction to Nios II Multiprocessor Systems . . . . . . . . . . . . . . 1–1 Benefits of Hierarchical Multiprocessor Systems  . . . . . . . . . . . . . . . 1–2 Nios II Multiprocessor System ...
https://www.eeworm.com/dl/kbcluoji/39388.html
下载: 106
查看: 1103

可编程逻辑 基于FPGA的多路视频合成系统的设计

  摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行处理能力的优势,应用灵活的的多路视频信号的合成技术和数字图 ...
https://www.eeworm.com/dl/kbcluoji/39528.html
下载: 183
查看: 1091

可编程逻辑 多层线路板设计

多层线路板设计
https://www.eeworm.com/dl/kbcluoji/39696.html
下载: 177
查看: 1038

可编程逻辑 基于SOPC的任意波形发生器

一种基于SOPC的任意波形发生器的构建方法
https://www.eeworm.com/dl/kbcluoji/39719.html
下载: 168
查看: 1038

可编程逻辑 用FPGA设计多功能数字钟

用FPGA设计多功能数字钟
https://www.eeworm.com/dl/kbcluoji/39727.html
下载: 64
查看: 1053

可编程逻辑 大规模FPGA设计中的多点综合技术

  本文介绍了在大规模FPGA设计中可以提高综合效率和效果的多点综合技术,本文适合大规模FPGA的设计者和Synplify pro的用户阅读。  
https://www.eeworm.com/dl/kbcluoji/40124.html
下载: 134
查看: 1037

可编程逻辑 基于Actel FPGA的多串口扩展设计

基于Actel FPGA 的多串口扩展设计采用了Actel 公司高集成度,小体积,低功耗,低系统成本,高安全性和可靠性的小容量FPGA—A3P030 进行设计,把若干接口电路的功能集成到A3P030 中,实现了三路以上的串口扩展。该设计灵活性高,可根据需求灵活实现并行总线扩展三路UART 或者SPI 扩展三路UART,波特率可以灵活设置。 ...
https://www.eeworm.com/dl/kbcluoji/40244.html
下载: 108
查看: 1080

可编程逻辑 多层印制板设计基本要领

【摘要】本文结合作者多年的印制板设计经验,着重印制板的电气性能,从印制板稳定性、可靠性方面,来讨论多层印制板设计的基本要求。【关键词】印制电路板;表面贴装器件;高密度互连;通孔【Key words】Printed Circuit Board;Surface Mounting Device;High Density Interface;Via一.概述印制板(PCB-Printed Circuit ...
https://www.eeworm.com/dl/kbcluoji/40325.html
下载: 135
查看: 1048

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048