搜索结果
找到约 20,535 项符合
多时钟 的查询结果
按分类筛选
- 全部分类
- 技术资料 (93)
- 单片机编程 (83)
- VIP专区 (68)
- 学术论文 (51)
- 单片机开发 (45)
- VHDL/FPGA/Verilog (21)
- 汇编语言 (12)
- 可编程逻辑 (11)
- 嵌入式/单片机编程 (10)
- 其他 (9)
- 教程资料 (8)
- Java编程 (8)
- 模拟电子 (7)
- 其他 (7)
- PCB相关 (5)
- 嵌入式综合 (5)
- 软件设计/软件工程 (5)
- uCOS (4)
- 微处理器开发 (4)
- Applet (4)
- 其他嵌入式/单片机内容 (3)
- 系统设计方案 (3)
- 书籍 (3)
- 手册 (3)
- RFID编程 (2)
- 其他书籍 (2)
- 中间件编程 (2)
- 电子技术 (2)
- 软件 (2)
- 源码 (2)
- 单片机相关 (1)
- 技术教程 (1)
- 电源技术 (1)
- 接口技术 (1)
- Java书籍 (1)
- 电子书籍 (1)
- 数值算法/人工智能 (1)
- 压缩解压 (1)
- Delphi控件源码 (1)
- 嵌入式Linux (1)
- 技术管理 (1)
- 通讯/手机编程 (1)
- VC书籍 (1)
- 其他行业 (1)
- 数据结构 (1)
- 软件工程 (1)
- 文章/文档 (1)
- 书籍源码 (1)
- matlab例程 (1)
- 文件格式 (1)
- PCB图/BOM单/原理图 (1)
- 应用设计 (1)
- 经验 (1)
- 精品软件 (1)
模拟电子 时钟分相技术应用
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。
关键词: 时钟分相技术; 应用
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的
性能。尤其现代电子系统对性能的越来越高 ...
单片机编程 基于ATC89C54的多功能电子万年历设计
摘要: 多功能电子万年历的设计是以AT089C54单片机为核心,结合DS1 302时钟芯片和DS1 8820温度传感器构成单片机控制电路,实现时间、星期、公历和农历的日期、温度、二十四节气、生肖、公历节日、闹铃等功能,全部信息可通过1 2864点阵式液晶直观显示。整机电路使用+5V稳压电源,有掉电保护功能,可长时间稳定工作。
...
单片机编程 LaunchPad系统初始化及时钟配置
MSP时钟多,把头都搞晕了,此文档能帮助你测定搞定LaunchPad系统时钟设置
单片机编程 多点定闹电子日历钟方案
论述了多点定闹电子日历钟系统的设计,在VRS51L3074单片机的控制下,使用串行时钟芯片 DS12887,实现时间和闹钟的设置功能。
单片机编程 多功能高集成外围器件
 多功能高集成外围器件6. 1  多功能高集成外围器件82371PCI的英文名称:Peripheral Component Interconnect (外围部件互联PCI总线);82371是PCI总线组件。ISA是:Industry Standard Architecture(工业标准体系结构)IDE是 (Integrated Device Electronics)集成电路设备简称PIIX4PIIX4器件(芯片)的特点1、 ...
单片机编程 多功能数字钟电路图
多功能数字钟, 自从它发明的那天起,就成为人类的朋友,但随着时间的推移,人们对它的功能又提出了新的要求,怎样让时钟更好的为人民服务,怎样让我们的老朋友焕发青春呢?这就要求人们不断设计出新型时钟。本方案设计的多功能电子钟除了传统的显示时间功能之外还可以测试温度、电网频率、电压、并提供了过压报警、非接触 ...
教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...