搜索结果
找到约 1,807 项符合
复位机制 的查询结果
可编程逻辑 基于可编程逻辑器件的秒表设计
1/100S计时器常用于比赛中及各种要求较精确的各领域,如果是中小规模集成电路也可以实现这个功能的,但是这个系统的体积较大可操作性差,所以这次使用VHDL语言和硬件相结合制作一个计时器。这样的体积的可以大大缩小的,并且也是可以保证基本功能的前提下可以附加一些额外的功能的,比如系统的复位和指示。
...
可编程逻辑 高速ADC PCB布局布线技巧
在当今的工业领域,系统电路板布局已成为设计本身的一个组成部分。因此,设计工程师必须了解影响高速信号链设计性能的机制。在高速模拟信号链设计中,印刷电路板(PCB)布局布线需要考虑许多选项,有些选项比其它选项更重要,有些选项则取决于应用。最终的答案各不相同,但在所有情况下,设计工程师都应尽量消除最佳做法的 ...
可编程逻辑 WP267-Spartan-3A DSP FPGA的高级安全机制
FPGA 具有轻松集成与支持新协议和新标准以及产品定制的能力,同时仍然可以实现快速的产品面市时间。在互联网和全球市场环境中,外包制造变得越来越普遍,这使得安全变得更加重要。正如业界领袖出版的文章所述,反向工程、克隆、过度构建以及篡改已经成为主要的安全问题。据专家估计,每年因为假冒产品而造成的经济损失达 ...
可编程逻辑 状态机学习心得
FSM 分两大类:米里型和摩尔型。
组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。
设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判 ...
可编程逻辑 基于FPGA的K9F4G08Flash控制器设计
设计了一种能使FPGA的主状态机直接管理Flash的控制器,该控制器具有自己的指令集和中断管理方式。用户可以根据FPGA的系统时钟对控制器进行操作,无需关心Flash对指令和数据的时序要求。控制器建立了自己的坏块管理机制,合并了一些Flash的常用关联指令,方便了用户对FPGA主状态机的设计。 ...
可编程逻辑 关键电路EMC设计技术.pdf
时域与频域• 傅立叶变换• 干扰抑制设计– 时钟电路干扰抑制设计– 总线电路干扰抑制设计– 单板电源电路去耦设计– 开关电源干扰抑制设计– 接口电路干扰抑制设计• 抗干扰设计– 看门狗电路抗干扰设计– 面板复位电路抗干扰设计– 面板指示灯抗干扰设计– 接口电路抗干扰设计– 电源电路抗干扰设计– 面 ...
工控技术 基于分布式控制的某加载试验电气测控系统设计
针对飞机舱门气动加载试验的特点,分析了21个加载通道的测控要求,应用分布式控制方案,采用上下位机结构;选用PCI板卡及合理的调理电路设计,完成了下位机的采集通信功能;上位机中,在labWindows/CVl平台下实现了了监督控制与数据采集,利用多线程机制及多媒体定时器技术,保证了多通道分布式系统中的实时性要求,该电气 ...
工控技术 MD201N-RSM系列无刷直流电机驱动器产品数据手册
MD201N-RSM系列无刷直流电机驱动器(以下简称驱动器)适用于高压型的三相无刷直流电机的驱动,不单具有良好的稳定性能、动态性能和多种的保护机制,还内置了RS-485总线接口,支持Modbus通信协议,组网灵活方便,维护简单。 驱动器自带数字面板,操作简单清晰,既可通过该数字面板本地操作,也可通过Modbus主机远程监控。多 ...
测试测量 ACPSO-SVR结合的非线性建模预测算法
提出一种基于自适应混沌粒子群优化和支持向量机结合的非线性预测建模算法(ACPSO-SVR),引入ACPSO启发式寻优机制对SVR模型的超参数进行自动选取,在超参数取值范围变化较大的情况下,效果明显优于网格式搜索算法。选取UCI机器学习数据库中的Forest fires标准数据集进行测试,实验结果表明该方法具有较高的精度和良好的泛化 ...
测试测量 复杂系统的监视和排序满足方案
MAX6870六电压排序器/监视器为简化复杂设计提供了一个完全集成的方案。该款EEPROM配置器件在设置门限、输出结构和延时方面具有极大的灵活性。在大多数电子设备中,对系统电压进行监视是非常重要的,这样可保证处理器和其它IC在系统上电时被复位,还可以监测到电压的下降,从而把代码执行过程中出现问题的概率降到最小,避免 ...