搜索结果
找到约 6,238 项符合
处理器优化 的查询结果
按分类筛选
单片机编程 单片机应用技术选编9
单片机应用技术选编(9) 目录 第一章 专题论述1.1 集成电路进入片上系统时代(2)1.2 系统集成芯片综述(10)1.3 Java嵌入技术综述(18)1.4 Java的线程机制(23)1.5 嵌入式系统中的JTAG接口编程技术(29)1.6 EPAC器件技术概述及应用(37)1.7 VHDL设计中电路简化问题的探讨(42)1.8 8031芯片主要模块的VHDL描述与仿真(48)1.9 ISP技术在 ...
单片机编程 cx51编译器用户手册
本手册讲述对8051 的目标环境,如何使用Cx51优化C 编译器编译C 程序。Cx51 编译器包可以用在所有的8051 系列处理器上,可以在WINDOWS 32 位命令行中执行本手册。假定你熟悉WINDOWS 操作系统,知道如何编程8051 处理器并会用C 语言编程。注意本手册用条件窗口来指明32 位WINDOWS 版本是WINDOWS95, WINDOWS98 ,WINDOWS ME ...
DSP编程 一种基于DSP的人工耳蜗语音处理器设计
传统的人工耳蜗语音处理器采用ASIC设计,投入成本高,可移植性差,设计了一种基于TMS320VC5509A的人工耳蜗语音处理器。该处理器采用双麦克风接受语音信号,实现了语音信号的自适应噪声消除和CIS (Continuous Interleaved Sampling) 方案。同一段语音由DSP采样处理得到的刺激脉冲与MATLAB采样处理的结果基本相同。实验结果 ...
DSP编程 基于DSP Builder数字信号处理器的FPGA设计
基于DSP Builder数字信号处理器的FPGA设计
DSP编程 基于DSP Builder数字信号处理器的FPGA设计
针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...
DSP编程 基于功耗管理的DSP处理器设计
一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。
DSP编程 数字信号处理选择指南pdf
德州仪器 (TI) 处理器几乎能满足您所能想到的各种应用需求。我们阵营强大的处理器系列拥有各种价位、性能及功耗的产品可供选择,能满足几乎任何数字电子设计的要求。利用 TI 广博的系统专业知识、针对外设设计的全方位支持以及随时可方便获得的全套软件与配套模拟组件,您能够实现无穷无尽的设计方案。德州仪器 2008 年第二 ...
教程资料 一种在FPGA上实现的FIR滤波器的资源优化算法
在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结 ...
教程资料 Altera_CPLD的资源优化
04_Altera_CPLD的资源优化