搜索结果

找到约 1,184 项符合 品质工艺 的查询结果

学术论文 FPGA布局算法研究和软件实现

FPGA布局算法和软件位于工艺映射和布线之间,是一个承上启下的阶段,对最终的布通率和时序都有着重要的影响。 本论文的工作之一便是研究旨在提高布通率的布局算法。在研究了国内外装箱和布局算法的基础上,本文提出了一种新的结合了装箱的布局算法框架,并称之为"低温交替改善的"布局算法。其基本思想是,在模拟退火的低温 ...
https://www.eeworm.com/dl/514/13643.html
下载: 192
查看: 1046

学术论文 FPGA布线算法的研究

现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
https://www.eeworm.com/dl/514/13644.html
下载: 196
查看: 1094

学术论文 FPGA可配置端口电路的设计

可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
https://www.eeworm.com/dl/514/13658.html
下载: 155
查看: 1135

学术论文 时分交替ADC系统数字校准算法

随着现代通信与信号处理技术的不断发展,对于高速高精度AD转换器的需求越来越大。但是,随着集成电路工艺中电路特征线宽的不断减小,在传统单通道ADC框架下同时实现高速、高精度的数模转换愈加困难。此时,时分交替ADC 作为... ...
https://www.eeworm.com/dl/514/13715.html
下载: 125
查看: 1090

学术论文 基于FPGA的多路光栅数据采集系统

随着现代测控技术的发展,在精密测量领域,光栅传感器在位移和角度测量中的使用越来越广泛。由于受到光栅刻线工艺的限制,为了提高光栅传感器的测量精度,往往需要使用电子方法对光栅信号进行细分辨向和计数。而在实际测... ...
https://www.eeworm.com/dl/514/13769.html
下载: 44
查看: 1082

电机控制 实用磁路设计

·内容简介本书讲述磁路设计的基本原理、设计方法,列举了设计实例。介绍了相关的磁性材料、磁路系统测量方法和设备。在第2版中又补充了磁路研究和设计的新进展,如Bl标准、磁路散热、磁流体等。还介绍了一些磁路设计软件、磁性材料标准等。本书为扬声器行业、音响行业的设计人员、工艺人员、生产管理人员量身打造。对磁性 ...
https://www.eeworm.com/dl/577/15023.html
下载: 34
查看: 1093

技术书籍 高级ASIC芯片综合

·【内容简介】本书第2版描述了使用Synopsys工具进行ASIC芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术,同时针对VDSM(超深亚微米)工艺的完整ASIC设计流程的设计方法进行了深入的探讨。.本书的重点是使用Synopsys32具解决各种VDSM问题的实际应用。读者将详细了解有效处理复杂亚微米ASIC的设计方法,其重点是 ...
https://www.eeworm.com/dl/537/15311.html
下载: 173
查看: 1098

技术书籍 电子元器件及手工焊接

·作者:陈俊安 编丛书名:高职高专实习实训教材出版社:水利水电出版社ISBN:9787508433578出版时间:2006-8-1版次:1印次:页数:88字数:139000纸张:胶版纸包装:平装开本:定价:14 元内容提要本书是一本介绍电子手工焊接工艺的实训教材,内容涉及基本电子元件、焊锡、助焊剂、焊接工具、焊接操作、PCB板及元件的安装 ...
https://www.eeworm.com/dl/537/15722.html
下载: 99
查看: 1077

行业应用文档 LED 发光二极管原理

将LED 从工艺,测试等方面做简单介绍。
https://www.eeworm.com/dl/509/16467.html
下载: 79
查看: 1064

教程资料 计PLD/FPGA时通常采用几种时钟类型

无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、 ...
https://www.eeworm.com/dl/fpga/doc/18710.html
下载: 199
查看: 1065