搜索结果

找到约 2,321 项符合 周期 的查询结果

按分类筛选

显示更多分类

技术资料 基于ATmega16单片机的流量控制器的

大多数传感器的输出(通常是微弱的电压或电流信号)和被检测的信号之间为非线性关系。气体流量传感器也是如此,因而在每一个流量计出厂前必须对它标定。标定的一种方法是:给出流量计量程范围内的若干个流量作为测试点(下面简称测点),记录对应每一个测点的传感器的输出,再分段线性化,就得到了量程范围内的一张流量&传感器 ...
https://www.eeworm.com/dl/967930.html
下载: 10
查看: 2241

学术论文 现场可编程逻辑门阵列(FPGA)技术的应用研究

现场可编程逻辑门阵列(FPGA)具有开发周期短、成本小、风险低和现场可灵活配置等优点,可以在更短的时间实现更复杂的功能,使得基于FPGA的开发平台的研究成为工业界和学术界日益关注的问题.基于FPGA的高集成度、高可靠性,可将整个设计系统下载于同一芯片中,实现片上系统,从而大大缩小其体积,因此以FPGA为代表的可编程逻辑器件 ...
https://www.eeworm.com/dl/514/12063.html
下载: 110
查看: 1108

学术论文 基于FPGA的MJPEG编码器

在视频传输系统中,最大障碍是视频数据的大数据量传输。故压缩就显得尤为必要。MJPEG是以25帧每秒传输的JPEG图像。本文根据JPEG基本压缩模式,通过前端图像采集芯片输出标准的4:2:2格式的图像流,在XILINX公司的SPARTAN IIE芯片下压缩,获得了良好效果,压缩比达到10:1。中间的各个环节同MATLAB下同等压缩相比,除了精度 ...
https://www.eeworm.com/dl/514/12510.html
下载: 97
查看: 1152

PCB相关 HyperLynx仿真软件在主板设计中的应用

信号完整性问题是高速PCB 设计者必需面对的问题。阻抗匹配、合理端接、正确拓扑结构解决信号完整性问题的关键。传输线上信号的传输速度是有限的,信号线的布线长度产生的信号传输延时会对信号的时序关系产生影响,所以PCB 上的高速信号的长度以及延时要仔细计算和分析。运用信号完整性分析工具进行布线前后的仿真对于保证信 ...
https://www.eeworm.com/dl/501/22295.html
下载: 132
查看: 1076

单片机编程 DSP和MCU的集成处理器

当今集成电路设计已经进入 SOC 时代,于是各公司针对自己的设计需求挑选一款性价比较高的处理器作为内核是一件非常重要的事情。下面将介绍一款集成了DSP 和MCU 功能的处理器ZSP neo 。ZSP neo 是一类新型的处理器,它在一个的内核中集成了DSP 和MCU 的功能。对于那些需要比现有8 位微控制器更高的控制处理性能,而又无需32 ...
https://www.eeworm.com/dl/502/30900.html
下载: 130
查看: 1124

单片机编程 自动检测单片机80C51串行通讯时的波特率

自动检测80C51 串行通讯中的波特率本文介绍一种在80C51 串行通讯应用中自动检测波特率的方法。按照经验,程序起动后所接收到的第1 个字符用于测量波特率。这种方法可以不用设定难于记忆的开关,还可以免去在有关应用中使用多种不同波特率的烦恼。人们可以设想:一种可靠地实现自动波特检测的方法是可能的,它无须严格限制可 ...
https://www.eeworm.com/dl/502/31704.html
下载: 141
查看: 1099

教程资料 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/fpga/doc/32677.html
下载: 44
查看: 1227

可编程逻辑 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/kbcluoji/40274.html
下载: 98
查看: 1109

可编程逻辑 HyperLynx仿真软件在主板设计中的应用

信号完整性问题是高速PCB 设计者必需面对的问题。阻抗匹配、合理端接、正确拓扑结构解决信号完整性问题的关键。传输线上信号的传输速度是有限的,信号线的布线长度产生的信号传输延时会对信号的时序关系产生影响,所以PCB 上的高速信号的长度以及延时要仔细计算和分析。运用信号完整性分析工具进行布线前后的仿真对于保证信 ...
https://www.eeworm.com/dl/kbcluoji/40435.html
下载: 68
查看: 1053

软件设计/软件工程 1. 总则 4 1.1. 概述 4 1.2. 卖方的建议书要求 5 1.3. 报价要求 6 2. 总体要求 7 2.1. 项目目标 7 2.2. 功能要求 7 2.3. 性能要求 7

1. 总则 4 1.1. 概述 4 1.2. 卖方的建议书要求 5 1.3. 报价要求 6 2. 总体要求 7 2.1. 项目目标 7 2.2. 功能要求 7 2.3. 性能要求 7 2.4. 组网要求 7 2.5. 管理要求 8 2.6. 安全要求 8 3. 技术规范 9 3.1. 电子地图应用实现 9 3.1.1. 电子地图查询界面和方法 9 3.1.2. 电子地图回叫 10 3.1.3. 短信应用发布 11 3.1.4. 查询 ...
https://www.eeworm.com/dl/684/160314.html
下载: 122
查看: 1205