搜索结果
找到约 5,775 项符合
启动优化 的查询结果
按分类筛选
可编程逻辑 Altera_CPLD的资源优化
04_Altera_CPLD的资源优化
可编程逻辑 Altera_FPGA的资源优化
03_Altera_FPGA的资源优化
可编程逻辑 Quartus II时序优化策略
02_Quartus II时序优化策
可编程逻辑 高级FPGA设计 结构、实现和优化
高级FPGA设计结构、实现和优化
作者:(美)克里兹著,孟宪元译;出版社:机械工程出版社
学FPGA不一定需要开发板,自己学会modelsim仿真、写testbench,用PC机仿真就能有不少长进。这些都看完,剩下的就靠做项目自己领悟,再加上高手指点。
《高级FPGA设计:结构、实现也优化》以FPGA设计为主题, ...
可编程逻辑 中望cad 2010简体中文版下载
中望CAD2010体验版正式发布。作为中望公司的最新年度力作,在继承以往版本优势的基础上,中望CAD2010融入了以“安全漏洞抓取、内存池优化、位图和矢量图混合处理”等多项可以极大提高软件稳定性和效率的中望正在申请全球专利的独创技术,新增了众多实用的新功能,在整体性能上实现了巨大的飞跃,主要体现在以下 ...
可编程逻辑 基于FPGA的传统DDS方法优化设计
基于FPGA的传统DDS方法优化设计
可编程逻辑 XAPP483 - 利用 Platform Flash PROM 实现多重启动功能
 
一些应用利用 Xilinx FPGA 在每次启动时可改变配置的能力,根据所需来改变 FPGA 的功能。Xilinx Platform Flash XCFxxP PROM 的设计修订 (Design Revisioning) 功能,允许用户在单个PROM 中将多种配置存储为不同的修订版本,从而简化了 FPGA 配置更改。在 FPGA 内部加入少量的逻辑,用户就能在 PROM 中存储的多 ...
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
仿真技术 指令集仿真器自动生成技术及其优化
指令集仿真器(ISS)是现代DSP产品调试的有力工具,但ISS的开发会耗费很大的人力物力,同时其正确性亦无法得到很好的保证。ISS自动生成技术是解决以上问题的有效途径,论文描述了基于英飞凌公司Tricore的ISS自动生成的设计与实现,并对现有的自动生成技术做了一些优化,使自动产生的ISS具有更好的性能。
...