搜索结果

找到约 56,983 项符合 后端设计 的查询结果

PCB相关 华为FPGA设计流程指南.rar

FPGA设计流程指南,非常好的资料!特别是新手,认真学习后,能使自已的水平提高。
https://www.eeworm.com/dl/501/9683.html
下载: 104
查看: 1078

学术论文 基于FPGA的变频调速控制系统设计与实现.rar

如今电力电子电路的控制旨在实现高频开关的计算机控制,并向着更高频率、更低损耗和全数字化的方向发展。现场可编程门阵列器件(Field Programmable Gate Arrays)是近年来崭露头角的一类新型集成电路,它具有简洁、经济、高速度、低功耗等优势,又具有全集成化、适用性强,便于开发和维护(升级)等显著优点。与单片机和DSP相 ...
https://www.eeworm.com/dl/514/9688.html
下载: 150
查看: 1066

学术论文 地面数字电视融合方案发端的FPGA设计与仿真

本项目完成的是中国地面数字电视融合方案发端系统的FPGA设计与实现。采用Stratix系列的EP1S80F1020C5FPGA为基础构建了主硬件处理平台。系统中能量扩散、LDPC编码、符号交织、星座映射、同步PN头插入、3780点IFFTOFDM调制以及信号成形4倍插值滚降滤波器等都是基于FPGA硬件设计实现的。本文首先介绍了数字电视的发展现状,融 ...
https://www.eeworm.com/dl/514/9971.html
下载: 99
查看: 1074

学术论文 RS编译码器的设计与FPGA实现

Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方 ...
https://www.eeworm.com/dl/514/9979.html
下载: 186
查看: 1097

学术论文 基于WEB实现FPGA的远程多路数据采集系统

  本文首先研究了常规的数据采集的方法,针对由单片机构成的数据采集系统数据处理能力弱的问题提出了基于现场可编程门阵列(FieldProgrammableGateArray,FPGA)为逻辑控制芯片对三片A/D芯片进行控制的远程多路数据采集的解决方案。 本文利用VisualBasic编写串口通信程序,通过串行端口向FPGA数据采集板发送数据采集的参数指 ...
https://www.eeworm.com/dl/514/9986.html
下载: 84
查看: 1083

学术论文 基于WEB实现FPGA的远程多路数据采集系统

  本文首先研究了常规的数据采集的方法,针对由单片机构成的数据采集系统数据处理能力弱的问题提出了基于现场可编程门阵列(FieldProgrammableGateArray,FPGA)为逻辑控制芯片对三片A/D芯片进行控制的远程多路数据采集的解决方案。 本文利用VisualBasic编写串口通信程序,通过串行端口向FPGA数据采集板发送数据采集的参数指 ...
https://www.eeworm.com/dl/514/9988.html
下载: 147
查看: 1062

学术论文 软件无线电中用FPGA实现信道纠错码的设计

软件无线电是近几年来提出的一种实现通信的新概念和体制。它的核心是:将宽带A/D和D/A变换器尽可能地靠近天线,各种功能尽可能地采用软件进行定义。因此它具有很强的灵活性、开放性和兼容性,是目前研究的热点。  本文将对软件无线电的编译码部分加以叙述,提出了在VHF/UHF软件无线电接收/发送样机中的编译码方案及其具体 ...
https://www.eeworm.com/dl/514/10000.html
下载: 68
查看: 1086

学术论文 基于FPGA的8051 IP核的设计

本文探索了自主系统CPU设计方法和经验,同时对80C51产品进行了必要的改进。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相关EDA软件平台的支持下进行基于FPGA的8051芯片的设计。在已公开的8051源代码的基础上,对其中的程序存储器、指令存储器做了较大幅度的修改,增加了定时器、串行收发器的软件编写,VerilogHDL语 ...
https://www.eeworm.com/dl/514/10023.html
下载: 23
查看: 1094

学术论文 嵌入式USB总线器件端处理器的FPGA实现研究

  本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下载测试和ASIC的综合分析。它的速度满足预定的48MHz,等效门面积不超过1万门,完全可应用于SOC设计中。  本文 ...
https://www.eeworm.com/dl/514/10028.html
下载: 80
查看: 1076

学术论文 图象压缩系统中熵编解码器的FPGA设计及实现

随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研 ...
https://www.eeworm.com/dl/514/10040.html
下载: 29
查看: 1115