搜索结果
找到约 12,621 项符合
同步测频法 的查询结果
嵌入式/单片机编程 通过计算不了1S内下降沿个数,达到测频目的.
通过计算不了1S内下降沿个数,达到测频目的.
软件设计/软件工程 基于2812的一个测频程序 对于新手应该帮助不小
基于2812的一个测频程序
对于新手应该帮助不小
VHDL/FPGA/Verilog 本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成
本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成,能精确检测从1--100M频率,误差极小且恒定。
并行计算 这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我
这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我
嵌入式/单片机编程 数字示波器上的测频电路原理图
数字示波器上的测频电路原理图,已经经过验证可行。
单片机开发 Verilog实现的DDS正弦信号发生器和测频测相模块
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
matlab例程 扩频同步时频域二维分布 R=[x,y] surf(R) x:-5:0.1:5 y:-0.01:0.005:0.1
扩频同步时频域二维分布
R=[x,y]
surf(R)
x:-5:0.1:5
y:-0.01:0.005:0.1
其他嵌入式/单片机内容 采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!
教育系统应用 课程设计-测频相位计 很好的,可以实现测频相位功能
课程设计-测频相位计
很好的,可以实现测频相位功能
其他 % 直接序列扩频信号检测程序 % 检测方法:平方倍频法
% 直接序列扩频信号检测程序
% 检测方法:平方倍频法