搜索结果
找到约 36,707 项符合
可重构密码芯片 的查询结果
系统设计方案 提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中
提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中抗干扰编译码的需求。
单片机开发 这是一个液晶的测试程序,是一款用ST7920做芯片的12864液晶的程序,绝对可用,方便而且可移植调用
这是一个液晶的测试程序,是一款用ST7920做芯片的12864液晶的程序,绝对可用,方便而且可移植调用
单片机开发 这是一个液晶的测试程序,是一款用ST7920做芯片的12864液晶的程序,绝对可用,方便而且可移植调用,还附有说明书
这是一个液晶的测试程序,是一款用ST7920做芯片的12864液晶的程序,绝对可用,方便而且可移植调用,还附有说明书
微处理器开发 基于2410的一个iis总线测试程序 声音控制芯片是飞利浦的UTS1341 可通过xmodem发送声音文件(WAV)到内存
基于2410的一个iis总线测试程序
声音控制芯片是飞利浦的UTS1341
可通过xmodem发送声音文件(WAV)到内存,然后播放
系统设计方案 使用的微处理器AT89C51作为控制元件设计了一种电子密码锁。其具有可设置多组 密码、多次改写和保存密码的优点
使用的微处理器AT89C51作为控制元件设计了一种电子密码锁。其具有可设置多组
密码、多次改写和保存密码的优点,克服了普通锁需要随身携带钥匙且易丢失、保密性差的缺点,在宾
馆、办公大楼、仓库、保险柜和家庭普遍适用。 ...
其他 可编程并行接口芯片8255的两个应用实验
可编程并行接口芯片8255的两个应用实验
VHDL/FPGA/Verilog 一款多用电子时钟设计源程序 本源程序系`一款多用电子钟芯片 源程序,可有3开3关定时,且有受双限触发的定时口 该程序硬件系采用PIC16C55芯片LP振荡方式外接32768Hz晶振
一款多用电子时钟设计源程序 本源程序系`一款多用电子钟芯片 源程序,可有3开3关定时,且有受双限触发的定时口
该程序硬件系采用PIC16C55芯片LP振荡方式外接32768Hz晶振
单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮
以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的
频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结
果显示于液晶屏上 ...
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
系统设计方案 ADuC812 是带有8 位可编程微控制器、多通道ADC、双数/ 模转换器(DAC) 的高集 成度12 位数据采集系统芯片。本文详细介绍了该芯片的功能特点和工作原理,并指出了 应用范围。(ADuC
ADuC812 是带有8 位可编程微控制器、多通道ADC、双数/ 模转换器(DAC) 的高集
成度12 位数据采集系统芯片。本文详细介绍了该芯片的功能特点和工作原理,并指出了
应用范围。(ADuC812中文资料)