搜索结果

找到约 28,544 项符合 可配置处理器 的查询结果

学术论文 DVBT系统中内编解码模块的软件仿真

数字电视按传输方式分为地面、卫星和有线三种。其中,DVB-S和DVB-C这两个全球化的卫星和有线传输方式标准,目前已作为世界统一标准被大多数国家所接受。而对于地面数字电视广播标准,经国际电讯联盟(ITU)批准的共有三个,包括欧盟的DVB-T(Digital Video Broadcasting-Terrestrial,数字视频地面广播)标准、美国的ATSC(Advan ...
https://www.eeworm.com/dl/514/13639.html
下载: 100
查看: 1093

学术论文 卷积Turbo码编译码器FPGA实现

卷积Turbo码因其优异的纠错性能越来越受人门的关注,而编码器和译码器是编码理论实际应用的重点和难点。论文根据IEEE802.16e标准,以低时延、高吞吐量、支持高时钟频率、参数可配置为目标,对卷积Turbo码编码器和译码器的FPG... ...
https://www.eeworm.com/dl/514/13712.html
下载: 41
查看: 1054

技术书籍 嵌入式可配置实时操作系统ECOS开发与应用

·蒋句平著/机械工业出版社/393页/2004年1月出版
https://www.eeworm.com/dl/537/14618.html
下载: 111
查看: 1059

模拟电子 用12位阻抗转换器实现高精度阻抗测量

AD5933/AD5934的电流-电压(I-V)放大级还可能轻微增加信号链的不准确性。I-V转换级易受放大器的偏置电流、失调电压和CMRR影响。通过选择适当的外部分立放大器来执行I-V转换,用户可挑选一个具有低偏置电流和失调电压规格、出色CMRR的放大器,提高I-V转换的精度。该内部放大器随后可配置成一个简单的反相增益级。 ...
https://www.eeworm.com/dl/571/20468.html
下载: 164
查看: 1051

模拟电子 扩展电容数字转换器AD7745_AD7746的容性输入范围

本电路提供一种扩展AD7745/AD7746容性输入范围的方法。同时,还说明如何充分利用片内CapDAC,使范围扩展系数最小,从而优化电路,实现最佳性能。AD7745具有一个电容输入通道,AD7746则有两个通道。每个通道均可配置为单端输入或差分输入方式。 ...
https://www.eeworm.com/dl/571/20475.html
下载: 82
查看: 1050

模拟电子 线性及逻辑器件选择指南

绪论 3线性及逻辑器件新产品优先性计算领域4PCI Express®多路复用技术USB、局域网、视频多路复用技术I2C I/O扩展及LED驱动器RS-232串行接口静电放电(ESD)保护服务器/存储10GTL/GTL+至LVTTL转换PCI Express信号开关多路复用I2C及SMBus接口RS-232接口静电放电保护消费医疗16电源管理信号调节I2C总线输入/输出扩展电平转换 ...
https://www.eeworm.com/dl/571/21452.html
下载: 192
查看: 1048

电源技术 ADM2582E完全集成式隔离数据收发器

ADM2582E/ADM2587E是具备±15 kV ESD保护功能的完全集成式隔离数据收发器,适合用于多点传输线路上的高速通信应用。ADM2582E/ADM2587E包含一个集成式隔离DC-DC电源,不再需要外部DC/DC隔离模块。 该器件针对均衡的传输线路而设计,符合ANSI TIA/EIA-485-A-98和ISO 8482:1987(E)标准。 它采用ADI公司的iCoupler®技 ...
https://www.eeworm.com/dl/505/23634.html
下载: 99
查看: 1081

单片机编程 照明应用中的51LPC微控制器

特性• 一系列方法支持不同的照明概念/原理UHP CCFL等• 快速执行标准80C51 器件的两倍• 工作范围宽2.7V~6.0V 而且在125 仍可工作• 带晶振/谐振器和RC 的用户可配置振荡器不要求外部元件• 低电流操作• 丰富的特性集包括UART和I2C 串行通讯低电压检测和上电复位• 两个比较器• ...
https://www.eeworm.com/dl/502/31471.html
下载: 37
查看: 1074

教程资料 LTE标准下Turbo码编译码器的集成设计

针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置 ...
https://www.eeworm.com/dl/fpga/doc/32661.html
下载: 43
查看: 1080

教程资料 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/fpga/doc/32677.html
下载: 44
查看: 1164