搜索结果

找到约 41,187 项符合 可穿戴技术 的查询结果

教程资料 应用VHDL技术设计嵌入式全数字锁相环路的方法

介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
https://www.eeworm.com/dl/fpga/doc/17765.html
下载: 73
查看: 1078

教程资料 数字频率合成 (DDS) 技术的基本原理

摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA; ...
https://www.eeworm.com/dl/fpga/doc/17896.html
下载: 118
查看: 1097

教程资料 FPGA可促進嵌入式系統設計改善即時應用性能

FPGA可促進嵌入式系統設計改善即時應用性能,台湾人写的,关于FPGA应用的技术文章
https://www.eeworm.com/dl/fpga/doc/18143.html
下载: 94
查看: 1110

教程资料 FPGA实现频率合成的技术,含软硬件设计

尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时 ...
https://www.eeworm.com/dl/fpga/doc/18196.html
下载: 123
查看: 1052

教程资料 系统应用FPGA技术

系统应用FPGA技术,通过VHDL编程,在CPLD上实现。电子琴的基本原理是产生各个音符对应的频率,将频率放大后驱动喇叭发出音响。该电子琴包括手动弹奏与自动演奏两种功能,其中手动弹奏时还可录音回放。文中叙述了电子琴的设计原理和分块实现的方法,详细介绍各模块的设计及模块之间的连接组合方法,还包括电子琴的使用说明。 ...
https://www.eeworm.com/dl/fpga/doc/18296.html
下载: 193
查看: 1038

教程资料 可编程逻辑器件的开发与应用实验教学大纲

可编程逻辑器件的开发与应用实验教学大纲\r\n本课程是高等院校电气、信息、通信类专业的一门技术基础课。通过本课程的学习,使学生获得数字系统设计和可编程逻辑器件方面的基本概念、基本知识和基本技能,培养他们对数字系统的分析与设计的能力,为后续课程的学习及今后的实际工作打下良好的基础。 ...
https://www.eeworm.com/dl/fpga/doc/18338.html
下载: 169
查看: 1069

教程资料 此为Protel之技术大全,分为12个PDF档

此为Protel之技术大全,分为12个PDF档,内容相当丰富与实用,可帮助需要使用Protel的初学者。
https://www.eeworm.com/dl/Protel/doc/18864.html
下载: 91
查看: 1104

模拟电子 采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC

先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动 ...
https://www.eeworm.com/dl/571/20655.html
下载: 96
查看: 1028

模拟电子 基于计算全息的菲涅尔双随机相位加密技术

基于傅里叶计算全息技术,结合菲涅尔双随机相位加密系统,提出了一种数字图像加密方法。该方法以傅里叶计算全息图记录菲涅尔衍射双随机相位加密图像,傅里叶计算全息加密图像隐藏了原图像大小尺度信息,而且再现多个图像,必须针对加密图像共轭方可解密,提高了图像加密的安全性,并且解决了普通方法加密图像难存储的问题, ...
https://www.eeworm.com/dl/571/20807.html
下载: 184
查看: 1083

模拟电子 带有增益提高技术的高速CMOS运算放大器设计

设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结 ...
https://www.eeworm.com/dl/571/21020.html
下载: 85
查看: 1145