搜索结果
找到约 19,378 项符合
双CAN测试 的查询结果
电路图 十二种常用端口EMC设计标准电路
所有电路使用都在有些行业的产品中有过验证,EMC是个复杂的系统问题,有一些备注中没有提及的在实际应用中根据实际测试结果进行调整。
以下是12个常规接口的EMC设计标准电路图:
485接口EMC设计标准电路.pdf/
CAN接口EMC设计标准电路.pdf/
DVI接口EMC设计标准电路.pdf/
HDMI接口EMC设计标准电路.pdf/
LVDS接口EMC设计 ...
学术论文 自适应回波消除器研究及其FPGA实现
回波消除器广泛应用于公用电话交换网(PSTN)、移动通信系统和视频电话会议系统等多种语音通信领域。在PSTN系统中,由于线路阻抗不匹配,远端语音信号通过混合线圈时产生一定泄漏,一部分信号又传回远端,产生线路回波,回波的存在会严重影响语音通信质量。本文主要针对线路回波进行研究,设计并实现了满足实用要求的基于FPGA ...
经验分享 MDK Jlink Mini2440测试程序移植
RealView+MDK+Jlink+Mini2440测试程序移植(成功)2
学术论文 FPGA测试方法研究
FPGA(Field Programmable Gate Arrays)是目前广泛使用的一种可编程器件,FPGA的出现使得ASIC(Application Specific Integrated Circuits)产品的上市周期大大缩短,并且节省了大量的开发成本。目前FPGA的功能越来越强大,满足了目前集成电路发展的新需求,但是其结构同益复杂,规模也越来越大,内部资源的种类也R益丰富,但 ...
学术论文 FPGA可配置端口电路的设计
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设 ...
学术论文 基于FPGA的ADC并行测试方法研究
高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
多媒体处理 高精度C语音识别(使用双精度变音算法)
·详细说明:高精度C语音识别。使用双精度变音算法。系统环境:Access2002+文件列表: Metaphone.NET .............\AssemblyInfo.cs .............\bin .............\...\Debug .............\...\Release