搜索结果

找到约 5,113 项符合 双同步降压 的查询结果

教程资料 异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输

异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构, ...
https://www.eeworm.com/dl/fpga/doc/17596.html
下载: 185
查看: 1089

教程资料 使用Verilog编写的同步FIFO

使用Verilog编写的同步FIFO,可通过设置程序中的DEPTH设置FIFO的深度,FIFO_WRITE_CLOCK上升沿向FIFO中写入数据,\r\nFIFO_READ_CLOCK上升沿读取数据。本程序对FIFO上层操作简单实用。
https://www.eeworm.com/dl/fpga/doc/17784.html
下载: 131
查看: 1055

教程资料 在FPGA内实现双口RAM

这样就可以在FPGA内实现双口RAM了...
https://www.eeworm.com/dl/fpga/doc/17801.html
下载: 144
查看: 1077

教程资料 这个是完整的一套从6713的emif到fpga的双口ram

6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成
https://www.eeworm.com/dl/fpga/doc/18041.html
下载: 37
查看: 1208

教程资料 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的 ...
https://www.eeworm.com/dl/fpga/doc/18155.html
下载: 36
查看: 1088

教程资料 基于CPLD的双屏结构液晶控制器的研究与设计

基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
https://www.eeworm.com/dl/Protel/doc/18238.html
下载: 62
查看: 1063

教程资料 FPGA异步时钟设计中的同步策略

FPGA异步时钟设计中的同步策略,需要
https://www.eeworm.com/dl/fpga/doc/18258.html
下载: 119
查看: 1056

教程资料 altera fpga 基于vhdl,实现vga的同步block

altera fpga 基于vhdl,实现vga的同步block.
https://www.eeworm.com/dl/fpga/doc/18337.html
下载: 143
查看: 1055

教程资料 基于FPGA的新型数据位同步时钟提取(CDR)实现方法

基于FPGA的新型数据位同步时钟提取(CDR)实现方法
https://www.eeworm.com/dl/fpga/doc/18408.html
下载: 145
查看: 1254

教程资料 基于FPGA 的OFDM 宽带数据通信同步系统设计与实现

这是篇, 觉得甚是有用,大家共同学学。
https://www.eeworm.com/dl/fpga/doc/18517.html
下载: 185
查看: 1080