搜索结果
找到约 3,765 项符合
双反馈 的查询结果
按分类筛选
通讯/手机编程 DL_T_645通信规约及其独立双接口实现
DL_T_645通信规约及其独立双接口实现
嵌入式/单片机编程 FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用 双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读
FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用
双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、
与写时钟同步的写有效(wren)和写数据(wr_data) 、与读时钟同步的读有效(rden)和读数据(rd_data)
为了实现正 ...
游戏 三国无双修改器。功能齐全!!! 很好用!!!!!!
三国无双修改器。功能齐全!!! 很好用!!!!!!
操作系统开发 操作系统课程设计,包括两个程序,一个是模拟多级反馈队列进程调度算法,一个是几种进程调度算法的效率比较
操作系统课程设计,包括两个程序,一个是模拟多级反馈队列进程调度算法,一个是几种进程调度算法的效率比较
汇编语言 一个电压转换的程序,实现对模拟量的采集和控制,在系统中反馈
一个电压转换的程序,实现对模拟量的采集和控制,在系统中反馈
其他 16f505程序 一个单线半双工接口的LED显示仪表开关板
16f505程序 一个单线半双工接口的LED显示仪表开关板
嵌入式Linux linux下打印驱动源代码 适用于双步进针打驱动
linux下打印驱动源代码
适用于双步进针打驱动
DSP编程 以两片由TI 公司生产的数字信号处理器TMS320C6203B 为核心,用可编程逻辑阵列CPLD 进行逻辑控 制,采用现场可编程门阵列FPGA 作图像的预处理和进行双数字信号处理器(DSP) 之间的
以两片由TI 公司生产的数字信号处理器TMS320C6203B 为核心,用可编程逻辑阵列CPLD 进行逻辑控
制,采用现场可编程门阵列FPGA 作图像的预处理和进行双数字信号处理器(DSP) 之间的通讯,实现了实时相关的图像
处理。此系统实时性好,可直接利用数字图像的灰度特征,在低信噪比的情况下目标跟踪点漂移小,目标跟踪能够较好
地适应不 ...
嵌入式/单片机编程 MSP430F149单片机驱动CC1000进行无线收发的一个示例程序,这是个让CC1000工作在半双工模式的程序
MSP430F149单片机驱动CC1000进行无线收发的一个示例程序,这是个让CC1000工作在半双工模式的程序,能够自动进行收发状态转换。发送数据和接收数据可以通过UART端口进行传输,另外对CC1000通信速率和发射功率的配置也都可以通过串口完成 ...