搜索结果
找到约 2,793 项符合
协处理器 的查询结果
按分类筛选
单片机编程 DSP和MCU的集成处理器
当今集成电路设计已经进入 SOC 时代,于是各公司针对自己的设计需求挑选一款性价比较高的处理器作为内核是一件非常重要的事情。下面将介绍一款集成了DSP 和MCU 功能的处理器ZSP neo 。ZSP neo 是一类新型的处理器,它在一个的内核中集成了DSP 和MCU 的功能。对于那些需要比现有8 位微控制器更高的控制处理性能,而又无需32 ...
单片机编程 基于ARM处理器LPC2142的高速数据采集卡设计
提出了一种基于LPC2142且具有USB (通用串行总线) 接口的高速数据采集卡的设计方案,给出了基于ARM7处理器LPC2142和FPGA芯片的软硬件设计方法,该设计方案解决了高速实时信号与接口总线之间的速度兼容问题。关键词 USB 高速数据采集卡 LabVIEW uC/OS-II 速度兼容 ...
DSP编程 一种基于DSP的人工耳蜗语音处理器设计
传统的人工耳蜗语音处理器采用ASIC设计,投入成本高,可移植性差,设计了一种基于TMS320VC5509A的人工耳蜗语音处理器。该处理器采用双麦克风接受语音信号,实现了语音信号的自适应噪声消除和CIS (Continuous Interleaved Sampling) 方案。同一段语音由DSP采样处理得到的刺激脉冲与MATLAB采样处理的结果基本相同。实验结果 ...
DSP编程 基于DSP Builder数字信号处理器的FPGA设计
基于DSP Builder数字信号处理器的FPGA设计
DSP编程 基于DSP Builder数字信号处理器的FPGA设计
针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...
DSP编程 基于功耗管理的DSP处理器设计
一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。
教程资料 基于NiosII软核处理器的步进电机接口设计
    NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。
...
通信网络 基于网络处理器IXP1200的以太网上联卡设计
以太网上联卡是以ATM 技术为内核的DSLAM 设备中的一块板卡,DSLAM 设备通过它可直接与IP 网络相连,由于在进行ATM 与IP 转换时要消耗大量资源,因而很容易使上联卡成为整个系统的瓶颈。文章提出了一种基于网络处理器IXP1200 的以太网上联卡设计方案,该方案利用IXP1200 网络处理器强大的数据处理能力和高度的灵活性来实现对 ...
嵌入式综合 ARM系列处理器应用技术完全手册
《ARM系列处理器应用技术完全手册》
嵌入式综合 高通系列处理器深度分析
高通系列处理器深度分析