搜索结果
找到约 9,534 项符合
动态范围优化 的查询结果
可编程逻辑 Cadence_PCB_在线培训邀请函-科通集团2013_2-3-4月 份
2010 年,科通成为Cadence 公司在中国规模最大的增值代理商,科通也是Cadence 公司唯一代理区域覆盖全国,唯一代理产品范围覆盖Cadence PCB 全线(Allegro 和Orcad)的增值服务商。随着业界领先的信号完整性和电源完整性仿真软件供应商Sigrity 成为Cadence 的一员,全新的Cadence 芯片封装/PCB 板协同设计及仿真解决方案 ...
可编程逻辑 DAC34H84 HD2 性能优化与PCB布局建议
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
可编程逻辑 Altera_CPLD的资源优化
04_Altera_CPLD的资源优化
可编程逻辑 Altera_FPGA的资源优化
03_Altera_FPGA的资源优化
可编程逻辑 Quartus II时序优化策略
02_Quartus II时序优化策
可编程逻辑 高级FPGA设计 结构、实现和优化
高级FPGA设计结构、实现和优化
作者:(美)克里兹著,孟宪元译;出版社:机械工程出版社
学FPGA不一定需要开发板,自己学会modelsim仿真、写testbench,用PC机仿真就能有不少长进。这些都看完,剩下的就靠做项目自己领悟,再加上高手指点。
《高级FPGA设计:结构、实现也优化》以FPGA设计为主题, ...
可编程逻辑 Verilog_HDL的基本语法详解(夏宇闻版)
        Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之 ...
可编程逻辑 基于FPGA部分动态可重构的信号解调系统的实现
    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
可编程逻辑 可编辑程逻辑及IC开发领域的EDA工具介绍
EDA (Electronic Design Automation)即“电子设计自动化”,是指以计算机为工作平台,以EDA软件为开发环境,以硬件描述语言为设计语言,以可编程器件PLD为实验载体(包括CPLD、FPGA、EPLD等),以集成电路芯片为目标器件的电子产品自动化设计过程。“工欲善其事,必先利其器”,因此,EDA工具在电子系统设计中所占的份量越 ...
可编程逻辑 基于FPGA的传统DDS方法优化设计
基于FPGA的传统DDS方法优化设计