搜索结果
找到约 8,308 项符合
动态时钟 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (23)
- VIP专区 (20)
- 单片机编程 (17)
- 技术资料 (11)
- 学术论文 (7)
- VHDL/FPGA/Verilog (5)
- 可编程逻辑 (4)
- Applet (4)
- 汇编语言 (3)
- 模拟电子 (2)
- 教程资料 (2)
- Java编程 (2)
- 其他 (2)
- 驱动程序 (1)
- 教程资料 (1)
- PCB相关 (1)
- 嵌入式综合 (1)
- Linux/Unix编程 (1)
- 软件设计/软件工程 (1)
- 其他书籍 (1)
- 书籍源码 (1)
- 其他嵌入式/单片机内容 (1)
- 系统设计方案 (1)
- DSP编程 (1)
- 中间件编程 (1)
- 软件工程 (1)
- 通讯/手机编程 (1)
- Delphi控件源码 (1)
- JavaScript (1)
- 源码 (1)
- 论文 (1)
- 精品软件 (1)
可编程逻辑 FPGA用VHDL语言编写24小时时钟
简单明了的VHDL程序实现24小时计时时钟!
可编程逻辑 Xilinx FPGA集成电路的动态老化试验
3 FPGA设计流程
完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后, ...
可编程逻辑 FPGA全局时钟约束(Xilinx)
FPGA全局时钟约束(Xilinx)
可编程逻辑 基于FPGA部分动态可重构的信号解调系统的实现
    针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可 ...
可编程逻辑 基于动态可重构FPGA的容错技术研究
针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。
...
可编程逻辑 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 可重配置PLL使用手册
本文档主要是以Altera公司的Stratix II系列的FPGA器件为例,介绍了其内嵌的增强型可重配置PLL在不同的输入时钟频率之间的动态适应,其目的是通过提供PLL的重配置功能,使得不需要对FPGA进行重新编程就可以通过软件手段完成PLL的重新配置,以重新锁定和正常工作。 ...
可编程逻辑 DRAM内存模块的设计技术
第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计......................................................................... ...
工控技术 A0468_在TD文本显示器上显示实时时钟(含视频)
TD 文本显示器上显示实时时钟