搜索结果
找到约 1,476 项符合
加速度计 的查询结果
按分类筛选
VHDL/FPGA/Verilog 基于CPLD的数字频率计
基于CPLD的数字频率计,可以根据要求设定不同的精度
VHDL/FPGA/Verilog 基于FPGA的等精度数字频率计实现等精度的频率计
基于FPGA的等精度数字频率计实现等精度的频率计
软件设计/软件工程 描述的是一个含计数使能异步复位和计数值并行预置功能8 位的加法
描述的是一个含计数使能异步复位和计数值并行预置功能8 位的加法
嵌入式/单片机编程 用单片机设计频率计 用单片机设计频率计 用单片机设计频率计
用单片机设计频率计
用单片机设计频率计
用单片机设计频率计
单片机开发 Keil ,LPC932系列环境下开发的频率测量单片机程序,用定时器来计脉冲数从而得出频率.
Keil ,LPC932系列环境下开发的频率测量单片机程序,用定时器来计脉冲数从而得出频率.
其他 MP3 编 解 码 原 程 序 以 及 设 计 资 料
MP3 编 解 码 原 程 序 以 及 设 计 资 料
操作系统开发 计科操作系统课程“读者写者”问题的经典解决。
计科操作系统课程“读者写者”问题的经典解决。
VHDL/FPGA/Verilog (1)设计一个4位十进制的频率计其测量范围1Hz~9.999KHz;6 N3 G8 k( U- @ n* A (2)记数过程结束后
(1)设计一个4位十进制的频率计其测量范围1Hz~9.999KHz;6 N3 G8 k( U- @ n* A
(2)记数过程结束后,保存并显示结果;
单片机开发 一﹑指标要求:. A: f5 b G A( d8 n (1)设计一个4位十进制的频率计其测量范围1Hz~9.999KHz;6 N3 G8 k( U- @ n* A (2)记数过程结束
一﹑指标要求:. A: f5 b G A( d8 n
(1)设计一个4位十进制的频率计其测量范围1Hz~9.999KHz;6 N3 G8 k( U- @ n* A
(2)记数过程结束后,保存并显示结果;
汇编语言 MC9S08AW60的3轴加速度传感器实验 本实验利用MCU内部ADC不停的采集3轴加速度传感器的X,Y,Z方向的输出
MC9S08AW60的3轴加速度传感器实验 本实验利用MCU内部ADC不停的采集3轴加速度传感器的X,Y,Z方向的输出