搜索结果
找到约 468 项符合
加权DAC 的查询结果
单片机开发 P89LPC901 实现ADC/DAC 及UART 通信 LPC900 系列单片机由于其功能强大
P89LPC901 实现ADC/DAC 及UART 通信 LPC900 系列单片机由于其功能强大,性能稳定一直深受用户欢迎
压缩解压 状态估计原始程序,本程序可以进行状态估计的计算利用最小加权二乘法计算WLS
状态估计原始程序,本程序可以进行状态估计的计算利用最小加权二乘法计算WLS
单片机开发 /// ///DAC调试程序/// /// ///// /// ///T2定时更新DAC1输出///////////////////// 040 ////////DAC0为直接更新///////
/// ///DAC调试程序/// /// /////
/// ///T2定时更新DAC1输出/////////////////////
040
////////DAC0为直接更新///////////////////////////
/////////DAC.c
单片机开发 ADC与DAC的互相转换
ADC与DAC的互相转换,可以测试单片机最小系统
其他 加权数处理 如-1241234 -2 23423523 -6
加权数处理
如-1241234 -2
23423523 -6
DSP编程 This example streams input from a ADC source to a DAC. An analog signal is acquired block-by-block
This example streams input from a ADC source to a DAC.
An analog signal is acquired block-by-block into SDRAM from the ADC (an AD9244 in this example).
The frames are then output with a one-frame delay to the DAC (an AD9744 in this example).
In this example, no processing is done on the frames. The ...
微处理器开发 nxp的arm7微处理器LPC213x/4x内嵌dac编程范例。
nxp的arm7微处理器LPC213x/4x内嵌dac编程范例。
其他 用不加权的递推最小二乘法进行参数估计
用不加权的递推最小二乘法进行参数估计,用于系统辩适、仿真
VHDL/FPGA/Verilog FPGA或CPLD与DAC(DAC0832)
FPGA或CPLD与DAC(DAC0832),这个源代码是产生一个三角波,还带有仿真,精度是8位。
matlab例程 提供了子波域矩阵加权
提供了子波域矩阵加权,标量加权,修正加权的方法对比,包括小波分解,kalman滤波,信息融合等内容,该程序论文已被IEEE期刊收录