搜索结果
找到约 58,740 项符合
制器设计 的查询结果
按分类筛选
单片机开发 本次设计的RS232 to USB 转换器采用HT82M99E 和MAX232 芯片
本次设计的RS232 to USB 转换器采用HT82M99E 和MAX232 芯片,其中HT82M99E 为主控芯片,MAX232
为RS232 level shift。本次设计的RS232 to USB 转换器使用操作系统提供的USB HID 设备类驱动程序。
matlab例程 利用PSO算法设计传感器的动态补偿器
利用PSO算法设计传感器的动态补偿器,使补偿之后的传感器的动态性能指标得到提高。
matlab例程 利用MATLAB仿真设计的补偿器
利用MATLAB仿真设计的补偿器,仿真效果好是第一步,接下来还应该带入到实验数据中分析补偿器的效果对动态性能指标的改善情况。该程序作用:验证各种实验数据输入下,性能指标的改善
单片机开发 本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程
本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。
关键词:半整数,可控分频器,VHDL, FPGA
VHDL/FPGA/Verilog 设计一个可编程间隔定时器
设计一个可编程间隔定时器,完成8253的功能,实现以下几点要求:
1、 含有3个独立的16位计数器,能够进行3个16位的独立计数。
2、 每一种计数器具有六种工作模式。
3、 能进行二进制/十进制减法计数。
4、 可作定时器或计数器。 ...
通讯编程文档 三篇关于Viterbi FPGA编译码器的优化设计文档: 1、Viterbi译码器的FPGA设计实现与优化.pdf 2、Viterbi译码器的低功耗设计.pdf 3、基于FPGA的高速并行Vit
三篇关于Viterbi FPGA编译码器的优化设计文档:
1、Viterbi译码器的FPGA设计实现与优化.pdf
2、Viterbi译码器的低功耗设计.pdf
3、基于FPGA的高速并行Viterbi译码器的设计与实现.pdf
系统设计方案 摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法
摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
压缩解压 设计并实现了两种分层多描述视频编码器.通过对小波域的运动估计算法进行了分析和研究
设计并实现了两种分层多描述视频编码器.通过对小波域的运动估计算法进行了分析和研究,对小波域多分辨率运动估计方法进行改进
汇编语言 本次设计的RS232 to USB转换器
本次设计的RS232 to USB转换器,RS232端所采用的baud rate仅为9600。并没有对其它baud rate
到 USB 作转换
单片机开发 单片射频收发器nRF905及其应用_设计nrf905.h文件
单片射频收发器nRF905及其应用_设计nrf905.h文件