搜索结果
找到约 58,740 项符合
制器设计 的查询结果
按分类筛选
无线通信 基于RFID的防伪读写器设计
假冒伪劣商品不仅影响了经济的发展,而且严重损害了消费者的利益。基于RFID的防伪系统受到广泛的青睐,本系统以安全加密芯片为核心微处理器,增加RFID防伪标签读写部分,并配备有很好的人机交互界面,通过短距离的USB方式以及长距离无线方式传输数据进行实时防伪判断,是一款功能多样的防伪读写设备。
...
可编程逻辑 使用VHDL进行分频器设计
基于VHDL语言的多种分频程序
可编程逻辑 HDB3编解码器设计
HDB3(High Density Bipolar三阶高密度双极性)码是在AMI码的基础上改进的一种双极性归零码,它除具有AMI码功率谱中无直流分量,可进行差错自检等优点外,还克服了AMI码当信息中出现连“0”码时定时提取困难的缺点,而且HDB3码频谱能量主要集中在基波频率以下,占用频带较窄,是ITU-TG.703推荐的PCM基群、二次群和 ...
可编程逻辑 EDA原理及VHDL实现(何宾教授)
第1章 数字系统EDA设计概论
第2章 可编程逻辑器件设计方法
第3章 VHDL语言基础
第4章 数字逻辑单元设计
第5章 数字系统高级设计技术(*)
第6章 基于HDL设计输入
第7章 基于原理图设计输入
第8章 设计综合和行为仿真
第9章 设计实现和时序仿真
第10章 设计下 ...
人工智能/神经网络 duda的模式分类作业源代码
duda的模式分类作业源代码,第二章上机练习第2题。2类问题的分类器设计。c语言编程。
软件工程 本文从理论上推导出CRC 算法实现原理
本文从理论上推导出CRC 算法实现原理,给出三种分别适应不同计算机或微控
制器硬件环境的C 语言程序。读者更能根据本算法原理,用不同的语言编写出独特风格
更加实用的CRC 计算程序。
邮电通讯系统 使用hspice平台
使用hspice平台,混频器设计源码,频域到300兆。
VHDL/FPGA/Verilog vhdl编写
vhdl编写,8b—10b 编解码器设计
Encoder:
8b/10b Encoder (file: 8b10b_enc.vhd)
Synchronous clocked inputs (latched on each clock rising edge)
8-bit parallel unencoded data input
KI input selects data or control encoding
Asynchronous active high reset initializes all logic
Encoded data output
...