搜索结果
找到约 58,740 项符合
制器设计 的查询结果
可编程逻辑 基于FPGA的宽带数字接收机变带宽数字下变频器设计
基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 ...
可编程逻辑 基于FPGA的多路高速串并转换器设计
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
测试测量 基于LabWindows_CVI的数据播放器设计与实现
虚拟仪器的技术优势在于可由用户自己定义通用仪器系统,且功能灵活,很容易构建,应用面极其广泛。运用LabWindows/CVI开发环境设计了数据播放器。通过UDP通信,手动载入相应的ini文件及数据文件,通过ini文件完成网络通讯、数据变量、数据采样间隔、数据文件格式的配置,采用链表方式管理、维护数据帧的定义部分。可模拟真 ...
单片机开发 * 本程序包含控制外部液晶面板的4-BIT控制模式子 * * 程序。这些程序是专门为 MCU201 workshop演示板 * * 设计的。但它也可作为其他类型的使用 KS0066U控 *
* 本程序包含控制外部液晶面板的4-BIT控制模式子 *
* 程序。这些程序是专门为 MCU201 workshop演示板 *
* 设计的。但它也可作为其他类型的使用 KS0066U控 *
* 制器的液晶面板的控制程序。
VHDL/FPGA/Verilog 以LVDS设计为例学习ISE中的时序分析以及低层布局器的使用方法 在底层布局器中对LVDS管脚进行约束的方法
以LVDS设计为例学习ISE中的时序分析以及低层布局器的使用方法 在底层布局器中对LVDS管脚进行约束的方法,底层布局器设计流程,底层布局器中的位置约束,时序分析器的使用方法,时序改进向导的使用等.
电源技术 LLC串联谐振全桥变换器设计
LLC串联谐振全桥和移相全桥变换器工作原理的分析与设计。
技术资料 电子书-单片机硬件电路设计238页
电子书-单片机硬件电路设计238页第 章 智能化/网络化传感器及接口技术 现代信息技术的三大基础是信息采集(即传感器技术)、信息传输(通信技术)和信息处理 (计算机技术)。传感器属于信息技术的前沿尖端产品,被广泛用于工农业生产、国防、科研和 生活领域。本章专门介绍智能化温度传感器、转速传感器、加速度传感器、 ...
技术资料 基于STM32单片机的三相逆变器设计
针对当前电网需要能输出高质量的交流电,且需具备较好的负载适应性及调压、调频等问题。设计了基于STM32F103C8T6单片机控制的DC-AC三相正弦波逆变器。文章详细分析了三相逆变器硬件电路各个模块的工作原理及相关参数的设计,分析了用于控制三相逆变器的SPWM调制技术、基于数字PI控制的功率变换技术,同时进行了硬件电路设计、 ...
技术资料 基于Proteus的篮球赛24秒倒计时器设计与仿真
针对NBA比赛规则,提出了一种基于Proteus的篮球赛24秒倒计时器总体方案,详细设计了各个模块电路,分析了电路的工作原理。通过设计秒脉冲信号发生器电路、递减计数器电路、译码显示电路,完成了对篮球赛24秒倒计时器的电路设计。基于Proteus完成篮球赛24秒倒计时器仿真,实现了24秒倒计时、随时置数、自动报警等功能。通过增加独 ...