搜索结果

找到约 14,571 项符合 利用IP 的查询结果

教程资料 利用WinDriver实现链式DMA

PCI Express 协议由于其高速串行、系统拓扑简单等特点被广泛用于各种领域。Altera公司的Arria II GX FPGA内集成了支持链式DMA传输功能的PCI Express硬核,适应了PCI Express总线高速度的要求。文中利用Jungo公司的WinDriver软件实现了链式DMA的上层应用设计。首先给出了链式DMA实现的基本过程,接着分析了链式DMA数据传输需 ...
https://www.eeworm.com/dl/fpga/doc/32103.html
下载: 169
查看: 1153

教程资料 基于FPGA的多功能LCD显示控制器设计

通过对LCD1602/LCD12864显示模块控制时序和指令集的对比分析,利用Verilog HDL描述语言完成了多功能LCD显示控制模块的IP核设计.所设计的LCD显示控制器具有很好的可移植性,只需通过端口的使能参数配置便可以驱动LCD1602/LCD12864模块实现字符或图形的实时显示,并且该多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T14 ...
https://www.eeworm.com/dl/fpga/doc/32227.html
下载: 63
查看: 1081

教程资料 基于FPGA的钢丝绳漏磁无损检测系统设计

提出一种以现场可编程门阵列(FPGA)为硬件核心的钢丝绳漏磁无损检测系统设计方案,设计了外围电路并对嵌入式IP软核进行了配置,利用C语言和VHDL硬件描述语言编写了检测系统软件程序。实验表明该系统具有功耗低、运算能力强、精度高、便于携带等优点。 ...
https://www.eeworm.com/dl/fpga/doc/32233.html
下载: 60
查看: 1064

教程资料 基于FPGA的多功能频率计的设计

基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01% ...
https://www.eeworm.com/dl/fpga/doc/32280.html
下载: 135
查看: 1070

教程资料 基于FPGA的GPIB接口IP核的研究与设计

基于FPGA的GPIB接口IP核的研究与设计
https://www.eeworm.com/dl/fpga/doc/32300.html
下载: 138
查看: 1176

教程资料 ISE新建工程及使用IP核步骤详解

ISE新建工程及使用IP核步骤详解
https://www.eeworm.com/dl/fpga/doc/32329.html
下载: 52
查看: 1089

教程资料 利用Verilog_HDL实现基于FPGA的分频方法

利用Verilog_HDL实现基于FPGA的分频方法
https://www.eeworm.com/dl/fpga/doc/32333.html
下载: 139
查看: 1079

教程资料 基于FPGA的MIMO-OFDM基带系统发射机的设计

介绍了多入多出-正交频分复用(MIMO-OFDM)系统,并分析了其发射机的实现原理。充分利用Altera公司Stratix系列现场可编程门阵列(FPGA)芯片和IP(知识产权)核,提出了一种切实可行的MIMO-OFDM基带系统发射机的FPGA实现方法。重点论述了适合于FPGA实现的对角空时分层编码(D-BLAST)的方法和实现原理以及各个主要模块的工 ...
https://www.eeworm.com/dl/fpga/doc/32391.html
下载: 127
查看: 1270

教程资料 wp379 AXI4即插即用IP

In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting ch ...
https://www.eeworm.com/dl/fpga/doc/32564.html
下载: 31
查看: 1041

教程资料 一种线性卷积实时实现方案

建了一个基于Altera 的EP2S60硬件处理平台,利用Altera提供的FFT IP核,在100 MHz系统时钟下,数据吞吐率可达100 Ms/s。
https://www.eeworm.com/dl/fpga/doc/32582.html
下载: 25
查看: 1039