搜索结果
找到约 7,229 项符合
切比雪夫滤波器 的查询结果
按分类筛选
学术论文 基于FPGA的卷积编码和维特比译码
在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了 ...
学术论文 卷积编码和维特比译码的FPGA实现
由于其很强的纠错性能和适合硬件实现的编译码算法,卷积编码和软判决维特比译码目前已经广泛应用于卫星通信系统。然而随着航天事业的发展,卫星有效载荷种类的增多和分辨率的不断提高,信息量越来越大。如何在低信噪比的功率受限信道条件下提高传输速率成为目前亟待解决的问题。本论文结合在研项目,在编译码算法、编译码器 ...
学术论文 应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
学术论文 基于FPGA的GPS定位信息处理系统设计
随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误 ...
学术论文 自适应环路滤波器的硬件设计
基于H.264的自适应环路滤波器的硬件设计与FPGA验证
行业应用文档 基于Matlab的IIR数字低通滤波器
本文介绍了用MATLAB 分析、设计、和实现IIR数字低通滤波器的方法。并依据IIR型数字滤波器设计的传统方法,利用MATLAB工具采用两种不同的方法快速有效的实现了对IIR数字滤波器的设计.
关键词:MATLAB IIR数字低通滤波器
学术论文 可重构24bit音频过采样DAC的FPGA
基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值 ...
学术论文 基于FPGA的FIR数字滤波器算法
基于FPGA的FIR数字滤波器算法研究与设计实现