搜索结果
找到约 8,422 项符合
分频 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (202)
- 学术论文 (57)
- 技术资料 (42)
- 单片机编程 (40)
- 其他 (30)
- 单片机开发 (25)
- 教程资料 (23)
- matlab例程 (22)
- 嵌入式/单片机编程 (19)
- VIP专区 (18)
- 模拟电子 (14)
- 汇编语言 (14)
- 可编程逻辑 (13)
- 系统设计方案 (12)
- 通讯/手机编程 (12)
- 无线通信 (11)
- 其他书籍 (8)
- 书籍源码 (8)
- 通讯编程文档 (7)
- 文件格式 (7)
- 通信网络 (6)
- 软件设计/软件工程 (6)
- 其他嵌入式/单片机内容 (5)
- 中间件编程 (5)
- DSP编程 (5)
- 源码 (5)
- VHDL/Verilog/EDA源码 (4)
- 驱动编程 (4)
- 文章/文档 (4)
- 技术书籍 (3)
- 电源技术 (3)
- *行业应用 (3)
- 教程资料 (2)
- ARM (2)
- RFID编程 (2)
- 邮电通讯系统 (2)
- 并行计算 (2)
- 传真(Fax)编程 (2)
- 技术教程 (2)
- 电路图 (2)
- 器件手册 (1)
- 其他文档 (1)
- ALTERA FPGA开发软件 (1)
- 资料/手册 (1)
- 单片机相关 (1)
- 传感与控制 (1)
- 嵌入式综合 (1)
- C/C++语言编程 (1)
- 开发工具 (1)
- 网络 (1)
- SCSI/ASPI (1)
- 操作系统开发 (1)
- 电子书籍 (1)
- 多国语言处理 (1)
- 电子政务应用 (1)
- 编译器/解释器 (1)
- 行业发展研究 (1)
- 数据结构 (1)
- BREW编程 (1)
- 数学计算 (1)
- GPS编程 (1)
- 编辑器/阅读器 (1)
- 3G开发 (1)
- 数值算法/人工智能 (1)
- 电子书籍 (1)
- 行业应用文档 (1)
- 应用设计 (1)
- 笔记 (1)
- 手册 (1)
- 经验 (1)
- 精品软件 (1)
单片机开发 本例展示了如何设置TIM工作在输出比较-非主动模式(Output Compare Inactive mode)
本例展示了如何设置TIM工作在输出比较-非主动模式(Output Compare Inactive mode),并产生相应的中断。
TIM2时钟设置为36MHz,预分频设置为35999,TIM2计数器时钟可表达为:
TIM2 counter clock = TIMxCLK / (Prescaler +1) = 1 KHz
设置TIM2_CCR1寄存器值为1000, CCR1寄存器值1000除以TIM2计数器时钟频率1KHz,为1000 ...
VHDL/FPGA/Verilog VHDL语言
VHDL语言,动态数码管扫描显示。包含分频程序和扫描键盘程序。
VHDL/FPGA/Verilog 秒表的逻辑结构比较简单
秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。
秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共 ...
汇编语言 函数信号发生器 本系统能够产生正弦波、方波、三角波。同时还可以作为频率计测频率。函数信号的产生由MAX038和外围电路完成
函数信号发生器 本系统能够产生正弦波、方波、三角波。同时还可以作为频率计测频率。函数信号的产生由MAX038和外围电路完成,能产生1Hz—20MHz的波形。波形选择由单片机完成。输出或输入频率经74HC390分频后,由单片机完成自动频率检测显示。
关键词:波形产生器、频率计、MAX038、74HC390、AT89S51。 ...
DSP编程 利用达盛DSP试验箱设计键盘输入发生装置
利用达盛DSP试验箱设计键盘输入发生装置,要求:
1、 用键盘输入分频置,控制蜂鸣器发声。
2、 采用将DSP通用I/O引脚直接驱动的方式。
3、 用发光数码管显示分频值。
系统设计方案 数字逻辑课程设计报告
数字逻辑课程设计报告,包括分频,分流等内容
单片机开发 注意:只有C代码。串行驱动led显示
注意:只有C代码。串行驱动led显示,一个74hc595位移寄存器驱动三极管驱动led位,两个74hc595驱动led段,方式位5位x8段x2=10个数码管5分频,每次扫描时间位1.25ms
汇编语言 电子琴的汇编语言实现
电子琴的汇编语言实现,利用TPC-H实验箱上的8253实现二级分频,同时配合以8255A,与门和DAC0832,通过扬声器放音,实现两个八度音高(包括半音)的电子琴。在软硬件相互配合下,电子琴具有弹奏和播放已存乐曲的功能,音长可控,播放速度可选,拥有美观的图形界面模拟真实琴键,且琴键随弹奏有起伏变化。利用微机内部的8253 ...
VHDL/FPGA/Verilog EP2C CYCONLY 系列的FPGA时钟测试程序
EP2C CYCONLY 系列的FPGA时钟测试程序,是由内部时钟分频后,点亮数码显示灯来证明的。绝对好用的程序。编写的执行效率很高