搜索结果
找到约 1,312 项符合
分立元器件 的查询结果
按分类筛选
可编程逻辑 CADENCE PCB设计:布局与布线
复杂的物理和电气规则, 高密度的元器件布局, 以及更高的高速技术要求, 这一切都增加了当今PCB设计的复杂性。 不管是在设计过程的哪一个阶段, 设计师都需要能够轻松地定义,管理和确认简单的物理/间距规则, 以及至关重要的高速信号;同时, 他们还要确保最终的PCB满足传统制造以及测试规格所能达到的性能
目标。 ...
可编程逻辑 protel 99se进行射频电路PCB设计的流程
介绍了采用protel 99se进行射频电路pcb设计的设计流程为了保证电路的性能。在进行射频电路pcb设计时应考虑电磁兼容性,因而重点讨论了元器件的布局与布线原则来达到电磁兼容的目的.关键词 射频电路 电磁兼容 布局
可编程逻辑 FPGA连接DDR2的问题讨论
我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可 ...
可编程逻辑 印刷电路板设计原则
减小电磁干扰的印刷电路板设计原则
内 容
摘要……1
1 背景…1
1.1 射频源.1
1.2 表面贴装芯片和通孔元器件.1
1.3 静态引脚活动引脚和输入.1
1.4 基本回路……..2
1.4.1 回路和偶极子的对称性3
1.5 差模和共模…..3
2 电路板布局…4
2.1 电源和地…….4
2.1.1 感抗……4
2.1.2 两层板和四层板4
2.1.3 单层板和二层板设计中 ...
可编程逻辑 pcb电磁兼容设计.pdf
PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局PCB材料的选择通过合理选择PCB的材料和印刷线路的布线路径,可以做出对其它线路耦合低的传输线。当传输线导体间的距离d小于同其它相邻导体间的距离时,就能做到更低的耦合,或 ...
可编程逻辑 pcb_layout_的指导思想与基本走线要求
pcb layout时,可以参照这些资料,介绍PCB布线以及画PCB时的一些常用规则,画出一块优质的PCB,当然,按照实际需要,也可以自由变通这是一个完整的PCB Layout设计规则,文章从元器件的布局到元件排列,再到导线布线,以及线宽及间距这些,还有的是焊盘,都做了详细的分析以下是详细内容: ...
工控技术 久源电气(重庆华能机电研究所)
重庆久源电气有限公司是华能机电研究所在国内运作的销售公司,以一流的合资产品和技术为依托,致力于低压电力无功补偿滤波元器件产品的销售和服务,以更全面、有效的技术解决方案服务于市场需求,为改善电能质量问题提供全方位的解决及应用方案。 重庆华能机电研究所成立于1988年8月至今已有二十余年。是一家集专业研发、生 ...
测试测量 Multisim在计算机组成原理实验中的应用
提出了基于Multisim10的计算机组成原理仿真实验的方法,该方法对计算机的各组成部分用虚拟元器件组成并在虚拟环境下进行仿真实验,通过存储器仿真实验实例给出了仿真实现的技术方案。结论是,计算机组成原理的虚拟仿真实验是一种先进的实验模式,学生可把重点放在计算机各组成部分的设计和仿真验证上,弥补了真实实验在计算 ...
测试测量 电子元器件加速寿命试验方法的比较
加速寿命试验分为恒定应力、步进应力和序进应力加速寿命试验。将一定数量的样品分成几组,对每组施加一个高于额定值的固定不变的应力,在达到规定失效数或规定失效时间后停止,称为恒定应力加速寿命试验(以下简称恒加试验). ...
测试测量 电子产品可靠性分析应用
电子产品可靠性分析、评价的重点在于确定其高风险环节。基于充分考量失效机理的分析目的,采用了“元器件-失效模式-失效机理-影响因素”相关联的分析方法,通过相关物理模型和一个电子产品分析案例,实现了利用这一方式确定高风险环节和分析可靠性的全过程,得到了这一方法比采用FMEA等失效模式分析更为实际、准 ...