搜索结果

找到约 21,301 项符合 分时操作系统 的查询结果

单片机开发 能实现正常的时钟功能。分别由6个数码管显示实时的时、分、秒。时、分后面加小数点区分。

能实现正常的时钟功能。分别由6个数码管显示实时的时、分、秒。时、分后面加小数点区分。
https://www.eeworm.com/dl/648/402421.html
下载: 50
查看: 1057

单片机开发 HT1380串行实时时钟芯片具有接口简单、功耗低、工作电压范围宽、计时精确、功能全(可对分、秒、时、日、日期、月及带闰年补偿的年进行计数)、成本低等优点

HT1380串行实时时钟芯片具有接口简单、功耗低、工作电压范围宽、计时精确、功能全(可对分、秒、时、日、日期、月及带闰年补偿的年进行计数)、成本低等优点,因此在实际应用中被广泛采用,下面先简单介绍一下该芯片的情况,然后实际工作中采用的子程序供读者参考。 ...
https://www.eeworm.com/dl/648/402967.html
下载: 123
查看: 1059

其他 本程序实现电磁计算中一维的时域有限差分法

本程序实现电磁计算中一维的时域有限差分法
https://www.eeworm.com/dl/534/404469.html
下载: 21
查看: 1077

书籍源码 本程序实现在计算电磁学中的三维时域有限差分法

本程序实现在计算电磁学中的三维时域有限差分法
https://www.eeworm.com/dl/532/404474.html
下载: 96
查看: 1045

VHDL/FPGA/Verilog 在VHDL下实现锁相环的源码和说明文档.通常用于分频或倍频时进行相位锁定.

在VHDL下实现锁相环的源码和说明文档.通常用于分频或倍频时进行相位锁定.
https://www.eeworm.com/dl/663/405200.html
下载: 142
查看: 1062

VHDL/FPGA/Verilog 用Verilog HDL 实现时钟(时和分)

用Verilog HDL 实现时钟(时和分)
https://www.eeworm.com/dl/663/410692.html
下载: 146
查看: 1021

数学计算 任何几何形状的导体或介质的麦克斯韦方程的时域有限差分代码

任何几何形状的导体或介质的麦克斯韦方程的时域有限差分代码
https://www.eeworm.com/dl/641/411533.html
下载: 125
查看: 1080

matlab例程 应用MATLAB编写的二维时域有限差分程序。是初学FDTD的好帮手。建议初学者参考。

应用MATLAB编写的二维时域有限差分程序。是初学FDTD的好帮手。建议初学者参考。
https://www.eeworm.com/dl/665/412964.html
下载: 93
查看: 1069

matlab例程 应用MATLAB编写的三维时域有限差分程序。是初学FDTD的好帮手。建议初学者参考。

应用MATLAB编写的三维时域有限差分程序。是初学FDTD的好帮手。建议初学者参考。
https://www.eeworm.com/dl/665/412965.html
下载: 190
查看: 1067

matlab例程 根据空时分组编码的特性及缺陷,考虑使用差分空时编码,该程序实现差分空时分组编码的性能仿真,是根据Space–Time Block Coding for Wireless一书的性能仿真

根据空时分组编码的特性及缺陷,考虑使用差分空时编码,该程序实现差分空时分组编码的性能仿真,是根据Space–Time Block Coding for Wireless一书的性能仿真
https://www.eeworm.com/dl/665/415924.html
下载: 132
查看: 1090