搜索结果

找到约 13,636 项符合 分度表 的查询结果

教程资料 基于FPGA数字电压表的设计报告

基于FPGA数字电压表的设计   EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件 ...
https://www.eeworm.com/dl/fpga/doc/32230.html
下载: 199
查看: 1074

教程资料 Verilog_实现任意占空比、任意分频的方法

Verilog_实现任意占空比、任意分频的方法
https://www.eeworm.com/dl/fpga/doc/32331.html
下载: 36
查看: 1087

教程资料 利用Verilog_HDL实现基于FPGA的分频方法

利用Verilog_HDL实现基于FPGA的分频方法
https://www.eeworm.com/dl/fpga/doc/32333.html
下载: 139
查看: 1079

教程资料 简单分频时序逻辑分频电路设计

简单分频时序逻辑电路设计分频电路,有图,有代码
https://www.eeworm.com/dl/fpga/doc/32385.html
下载: 172
查看: 1067

教程资料 用VerilogHDL实现基于FPGA的通用分频器的设计

用VerilogHDL实现基于FPGA的通用分频器的设计
https://www.eeworm.com/dl/fpga/doc/32545.html
下载: 64
查看: 1055

教程资料 基于FPGA的小数分频实现方法

基于FPGA的小数分频实现方法
https://www.eeworm.com/dl/fpga/doc/32547.html
下载: 155
查看: 1083

教程资料 基于FPGA的恒温晶振频率校准系统的设计

为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进 ...
https://www.eeworm.com/dl/fpga/doc/32654.html
下载: 134
查看: 1068

通信网络 传统波分与OTN介绍

传统波分与OTN介绍
https://www.eeworm.com/dl/564/32811.html
下载: 178
查看: 1017

通信网络 基于双向MIMO中继系统的一种预编码策略

为了克服已有的双向MIMO中继系统模型中预编码技术计算量大的缺点,提出了一种基于双向MIMO系统的三时段预编码策略,给出了该策略的模型和算法。该模型的中继节点预均衡各信道状态信息影响(CSI)后将合并信号分时段发送给不同通信节点,简化了传统中继转发矩阵对多信道信息的联合设计。理论计算和仿真结果表明,该策略在性 ...
https://www.eeworm.com/dl/564/32902.html
下载: 49
查看: 1062

通信网络 一种降低码构造复杂度的QSTBC设计

 本文采用分圆格方法,设计了一种简化型具全分集、满速率特性的四发四收准正交空时分组码。该准正交空时分组码不仅比传统的基于星座调制技术的四发四收准正交空时码具有更大的分集增益上界,而且比已有的八发一收分圆准正交空时码在误码率和信道容量、以及中断概率等方面皆具有显著的优越性。 ...
https://www.eeworm.com/dl/564/33029.html
下载: 37
查看: 1023