搜索结果
找到约 58,858 项符合
减振器设计 的查询结果
汇编语言 摘要: 基于AT89C2051 单片机设计步进电机的驱动电路. 以单片机AT89C2051 和移位寄存器CD4094 为主要元 件构建步进电机驱动电路, 电路以CP 脉冲为复位信号, 提高了电路的抗
摘要: 基于AT89C2051 单片机设计步进电机的驱动电路. 以单片机AT89C2051 和移位寄存器CD4094 为主要元
件构建步进电机驱动电路, 电路以CP 脉冲为复位信号, 提高了电路的抗干扰能力. 该电路在多套系统中获得了成功
应用, 具有灵活方便、适用范围广等特点. ...
汇编语言 摘要: 基于AT89C2051 单片机设计步进电机的驱动电路. 以单片机AT89C2051 和移位寄存器CD4094 为主要元 件构建步进电机驱动电路, 电路以CP 脉冲为复位信号, 提高了电路的抗
摘要: 基于AT89C2051 单片机设计步进电机的驱动电路. 以单片机AT89C2051 和移位寄存器CD4094 为主要元
件构建步进电机驱动电路, 电路以CP 脉冲为复位信号, 提高了电路的抗干扰能力. 该电路在多套系统中获得了成功
应用, 具有灵活方便、适用范围广等特点. ...
单片机开发 可调计时器的设计,六位七段LED数码管显示,82键盘
可调计时器的设计,六位七段LED数码管显示,82键盘
VHDL/FPGA/Verilog 一个可实现多倍(次)分频器VHDL源代码设计
一个可实现多倍(次)分频器VHDL源代码设计
VHDL/FPGA/Verilog 一个基于CPLD/FPGA的半整数分频器的设计的文档资料
一个基于CPLD/FPGA的半整数分频器的设计的文档资料
单片机开发 内部1 M晶振。定时器实险
内部1 M晶振。定时器实险,周期信号驱动无源蜂鸣器,些实验基于定时器的CTC模式,由硬件产生频率信号。程序中实现单一频率的周期性提示音。程序采用单任务方式,软件延时。
系统设计方案 按照要求设计指令系统
按照要求设计指令系统,该指令系统能够实现数据传送,进行加、减运算和无条件转移,具有累加器寻址、寄存器寻址、寄存器间接寻址、存储器直接寻址、立即数寻址等五种寻址方式
单片机开发 单片机时钟设计,定时器T0、T1溢出周期为50MS
单片机时钟设计,定时器T0、T1溢出周期为50MS,T0为秒计数用, T1为调整时闪烁用,
P3.7为调整按钮,P1口 为字符输出口,采用共阳显示管。
加密解密 基于RSA文件加密器的设计与实现
基于RSA文件加密器的设计与实现,用C#在.NET平台上编写。包含所有代码
通讯编程文档 本文介绍了一种能够进行程序下载的CAN通讯调试器的设计。它既能对支持CAN下载或UART下载的T89C51CC0X芯片进行在线编程
本文介绍了一种能够进行程序下载的CAN通讯调试器的设计。它既能对支持CAN下载或UART下载的T89C51CC0X芯片进行在线编程,又能对CAN总线上的节点进行通讯功能的调试。主要介绍下载器的工作原理、硬件电路设计和CAN总线的调试界面设计。 ...