搜索结果
找到约 58,858 项符合
减振器设计 的查询结果
技术教程 高可靠性增量式光电编码器接口电路设计.zip
针对目前增量式光电编码器辨向计数电路脉冲或抖动干扰抑制能力差的问题,提出了一种基于有限状态机的编码器接口电路设计方案,并给出了硬件实
学术论文 变频器中几种典型的在线电压电流检测方案设计.rar
:准确地在线测量直流母线电压、电流及输出的三相电流信号,是设计高性能
变频器产品的必备条件之一,本文通过对电压、电流检测方案比较、分析,提供了设计
变频器中具有很好参考价值的几种实用电路,并给出了相应的实验结果。 ...
学术论文 基于FPGA的OFDM调制解调器的设计与实现.rar
正交频分复用(OFDM)技术是一种多载波数字调制技术,具有频谱利用率高、抗多径干扰能力强、成本低等特点,适合无线通信的高速化、宽带化及移动化的需求,将成为下一代无线通信系统(4G)的核心调制传输技术。 本文首先描述了OFDM技术的基本原理。对OFDM的调制解调以及其中涉及的特性和关键技术等做了理论上的分析,指出了OFDM ...
单片机编程 基于ATM89C51单片机的IC卡读写器的设计.zip
基于ATM89C51单片机的IC卡读写器的设计
行业应用 555定时器电路设计软件.rar
555定时器电路设计软件
555定时器电路设计软件,555定时器电路设计软件
单片机相关 高速AD转换器AD7654与单片机接口电路设计
模/数转换是现代测控电路中非常重要的环节,它有并行和串行两种数据输出形式。目前,模/数转换器ADC已被做成大规模集成电路,并有多种型号和种类可供选择。本文介绍了AD7654的性能特点,并设计了AD76
学术论文 适用于H.264视频解码器的VLD设计
设计了一种适合于H.264 的变字长解码器根据码流特点进行模块划分减少硬件开销采用并行结构解NAL 包解码效率高采用了桶形移位器进行并行解码每个时钟解一个码字采用Verilog 语言进行设计仿真并通过
学术论文 软PLC程序编辑器中功能块的设计与实现
本文分析了目前软PLC 编辑器中功能块编程的不足,提出了使用面向对象的概念来设计功能块图的方法。通过研究软PLC 开发系统和编译系统的模型,详细讨论了PLC 梯形图中图元的设计方法,并基于此方
学术论文 RS编译码器的设计与FPGA实现
Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方 ...
学术论文 RS(255,223)译码器的FPGA实现及其性能测试
本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,2 ...