搜索结果
找到约 3,618 项符合
内存架构 的查询结果
按分类筛选
单片机编程 EZ-USB FX系列单片机USB外围设备设计与应用
EZ-USB FX系列单片机USB外围设备设计与应用:PART 1 USB的基本概念第1章 USB的基本特性1.1 USB简介21.2 USB的发展历程31.2.1 USB 1.131.2.2 USB 2.041.2.3 USB与IEEE 1394的比较41.3 USB基本架构与总线架构61.4 USB的总线结构81.5 USB数据流的模式与管线的概念91.6 USB硬件规范101.6.1 USB的硬件特性111.6.2 USB接口的电气特 ...
单片机编程 8051电子钟设计论文
一:微电脑设计11.1:微电脑基本结构11.2:单芯片微电脑21.3:单芯片微电脑种类3二:MCS51架构介绍62.1:接脚说明62.2:内部构造图72.3:系统时序82.4:内存结构92.5:系统重制142.6:中断结构15三:LCD简介243.1:简介243.2:内部结构263.3:模块指令29图1-1 微电脑基本结构1表1-1 MCS-51 单芯片比较.5图2-1 MCS-51 接脚图 ...
单片机编程 S3C2410内存管理单元MMU基础实验
(11)实验十一:MMU 在理论上概括或解释MMU,这不是我能胜任的。我仅基于为了理解本实验中操作MMU的代码而对MMU做些说明,现在先简单地描述虚拟地址(VA)、变换后的虚拟地址(MVA)、物理地址(PA) 之间的关系: 启动MMU后,S3C2410的CPU核看到的、用到的只是虚拟地址VA,至于VA如何最终落实到物理地址PA上,CPU是不理会的。而ca ...
教程资料 Xilinx UltraScale:为您未来架构而打造的新一代架构
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。
UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado&reg ...
教程资料 通用FPGA架构汇总
通用FPGA架构汇总
通信网络 基于反射内存网络的数据组播机制研究
基于以太网的组播速率较低,无法满足实时系统,且无拥塞控制机制,易出现丢包、乱序等现象;同时,基于以太网组播的应用程序不能直接移植到反射内存网。针对上述问题,提出了一种基于反射内存网的组播实现方案,将组播技术与反射内存网技术相结合,实现了参与组播的各节点间的高速通信。该方案的实现,不仅提高了节点间的通 ...
通信网络 因特网络拥塞控制机制的数学架构研究
对拥塞控制机制进行理论分析研究一直是因特网研究领域的热点,文中对因特网拥塞控制的基本数学架构进行了分析,勾画了一个用于因特网的分析和设计的统一的数学框架。在此基础上,对因特网拥塞控制的研究热点问题进行了归纳、分析,为拥塞控制算法的设计与分析提供了理论依据。
...
通信网络 基于JAVAEE网站内容管理系统的架构设计
针对当前国内外网站内容管理系统(CMS)的背景以及发展的现状,并对网站内容管理系统以及相关理论和设计思想进行了探究,在此基础上基于J2EE架构平台下,研究了基于Struts架构的多层web应用体系,选用目前最流行的框架组合Struts2、Spring和Hibernate分层架构技术,提出了构建一个基于JAVAEE平台的网站后台管理系统的方法, ...
通信网络 基于3G的流媒体服务技术研究
基于研究当前3G环境下的流媒体服务技术的目的,采用了基于3G网络的移动流媒体系统架构;通过研究DirectShow、MPEG-4编码、多速率编码、RTP/RTCP以及Windows共享内存映射等技术,深入分析移动流媒体服务器的特点以及流媒体播放软件的架构,最终设计了移动流媒体播放系统,共分为两个部分:1)流媒体服务器;2)终端流媒体 ...