搜索结果

找到约 19,330 项符合 全数字锁相环 的查询结果

单片机编程 Stellaris(群星)单片机的时钟选择

Stellaris(群星)单片机的时钟选择本文论述了群星(stellaris)系列微控制器中的时钟,包括锁相环的使用和配置。
https://www.eeworm.com/dl/502/30453.html
下载: 94
查看: 1050

单片机编程 支持USB PS2 UART SPI CRC功能的凌阳8位单

1、 支持USB 1.1通讯协议;2、 支持高速(Full Speed、12Mbps )和低速(Low Speed、1.5Mbps )传输;3、 6MHz晶体,锁相环PLL振荡器提供高速、低速所需时钟源;4、 支持3个端口(endpoint),可独立编程为IN 或 OUT端口。5、 PS/2:支持PS/2协议(eg.鼠标),与USB复用。 ...
https://www.eeworm.com/dl/502/30953.html
下载: 152
查看: 1029

单片机编程 时钟和低功耗模式

时钟和低功耗模式片内集成有PLL(锁相环)电路。外接的基准晶体+PLL(锁相环)电路共同组成系统时钟电路。有关引脚:XTAL1/CLKIN:外接的基准晶体到片内振荡器输入引脚;如使用外部振荡器,外部振荡器的输出必须接该脚。XTAL2:片内PLL振荡器输出引脚;CLKOUT/IOPE0:该脚可作为时钟输出或通用IO脚;可用来输出CPU时钟或看门狗 ...
https://www.eeworm.com/dl/502/31195.html
下载: 39
查看: 1038

DSP编程 第12章 锁相环和低功耗模式 (1学时)

TMS320LF240x DSP 课件
https://www.eeworm.com/dl/516/31777.html
下载: 57
查看: 1015

通信网络 一种软件无线电与认知引擎的接口实现方法

为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模 ...
https://www.eeworm.com/dl/564/32823.html
下载: 115
查看: 1043

通信网络 单工无线呼叫系统资料

发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体
https://www.eeworm.com/dl/564/33467.html
下载: 151
查看: 1028

无线通信 基于SC1128的无线扩频通信系统

介绍一种基于SC1128的无线扩频通信系统。以AT89S52为核心,扩频芯片SC1128、射频收发芯片RF2945以及锁相环集成芯片LMX2315构成射频收发电路,给出了扩频无线收发系统的设计方案,实现了多信道切换。
https://www.eeworm.com/dl/510/36545.html
下载: 110
查看: 1075

C/C++语言编程 基于MATLAB的PLL仿真程序

二阶锁相环的仿真
https://www.eeworm.com/dl/503/37309.html
下载: 112
查看: 1077

C/C++语言编程 飞思卡尔智能车的舵机测试程序

飞思卡尔智能车的舵机测试程序 #include <hidef.h>      /* common defines and macros */#include <MC9S12XS128.h>     /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void)       &nbsp ...
https://www.eeworm.com/dl/503/37340.html
下载: 101
查看: 1202

系统设计方案 基于单片机Aduc841的调试程序

基于单片机Aduc841的调试程序,包括锁相环PLL4153的驱动和39VF040flash芯片的驱动以及通过串口和上位机通信的代码。
https://www.eeworm.com/dl/678/172573.html
下载: 58
查看: 1052