搜索结果

找到约 8,247 项符合 全局时钟资源 的查询结果

可编程逻辑 一种在FPGA上实现的FIR滤波器的资源优化算法

在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结 ...
https://www.eeworm.com/dl/kbcluoji/38698.html
下载: 178
查看: 1040

可编程逻辑 Xilinx UltraScale:为您未来架构而打造的新一代架构

  Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado&reg ...
https://www.eeworm.com/dl/kbcluoji/38739.html
下载: 79
查看: 1039

可编程逻辑 FPGA用VHDL语言编写24小时时钟

简单明了的VHDL程序实现24小时计时时钟!
https://www.eeworm.com/dl/kbcluoji/38816.html
下载: 30
查看: 1034

可编程逻辑 赛灵思spartan6系列FPGA片内资源设计指导

赛灵思spartan6系列FPGA片内资源设计指导
https://www.eeworm.com/dl/kbcluoji/38945.html
下载: 94
查看: 1049

可编程逻辑 Altera_CPLD的资源优化

04_Altera_CPLD的资源优化
https://www.eeworm.com/dl/kbcluoji/39041.html
下载: 34
查看: 1038

可编程逻辑 Altera_FPGA的资源优化

03_Altera_FPGA的资源优化
https://www.eeworm.com/dl/kbcluoji/39043.html
下载: 184
查看: 1093

可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗

    赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
https://www.eeworm.com/dl/kbcluoji/40138.html
下载: 156
查看: 1053

可编程逻辑 基于FPGA的时钟跟踪环路的设计

提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
https://www.eeworm.com/dl/kbcluoji/40230.html
下载: 104
查看: 1073

可编程逻辑 采用高速串行收发器Rocket I/O实现数据率为2.5 G

摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPG ...
https://www.eeworm.com/dl/kbcluoji/40374.html
下载: 136
查看: 1076

可编程逻辑 PCB布线原则

PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
https://www.eeworm.com/dl/kbcluoji/40424.html
下载: 47
查看: 1064