搜索结果

找到约 867 项符合 光子计数 的查询结果

单片机开发 --- --- --- Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllcl

--- --- --- Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.共四路ATD使用及显示方法。 LED计数,根据灯亮可以读取系统循环了多少次 ...
https://www.eeworm.com/dl/648/378646.html
下载: 173
查看: 1046

单片机开发 Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz

Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.SCI口使用:提供接收/发送字符、字符串、格式化字符串。 LED计数,根据灯亮可以读取系统循环了多少次 ...
https://www.eeworm.com/dl/648/378648.html
下载: 98
查看: 1039

数据结构 自己编写的排序算法的代码

自己编写的排序算法的代码,有桶排序,计数排序,基数排序,归并排序,堆排序,插入排序,快速排序,选择排序。
https://www.eeworm.com/dl/654/380435.html
下载: 140
查看: 1019

其他 cudos实例

cudos实例,用来计算光子晶体光纤等结构
https://www.eeworm.com/dl/534/381232.html
下载: 82
查看: 1030

数学计算 c语言常用算法

c语言常用算法,包括排序、判断、计数等各种常用算法
https://www.eeworm.com/dl/641/382355.html
下载: 55
查看: 1014

系统设计方案 利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个proje

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_COUNTER, 设计一个2 ...
https://www.eeworm.com/dl/678/384037.html
下载: 39
查看: 1783

驱动编程 利用winio对ISA板卡进行驱动开发

利用winio对ISA板卡进行驱动开发,完成了脉冲的计数
https://www.eeworm.com/dl/618/384548.html
下载: 177
查看: 1123

企业管理 利用连接mg500读卡器进行卡片是否完好的检测程序

利用连接mg500读卡器进行卡片是否完好的检测程序,并且进行卡片数量的计数
https://www.eeworm.com/dl/632/386319.html
下载: 45
查看: 1053

单片机开发 电子闹钟 clk: 标准时钟信号

电子闹钟 clk: 标准时钟信号,本例中,其频率为4Hz; clk_1k: 产生闹铃音、报时音的时钟信号,本例中其频率为1024Hz; mode: 功能控制信号; 为0:计时功能; 为1:闹钟功能; 为2:手动校时功能; turn: 接按键,在手动校时功能时,选择是调整小时,还是分钟; 若长时间按住该键,还可使秒信号清零,用于精确调时; c ...
https://www.eeworm.com/dl/648/386773.html
下载: 171
查看: 1044

VHDL/FPGA/Verilog 数控分频器的设计 数控分频器的功能就是当在输入端给定不同输入数据时

数控分频器的设计 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例3的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。 ...
https://www.eeworm.com/dl/663/389644.html
下载: 156
查看: 1056