搜索结果

找到约 3,002 项符合 储存环 的查询结果

按分类筛选

显示更多分类

单片机开发 1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。

1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。
https://www.eeworm.com/dl/648/371194.html
下载: 93
查看: 1430

数据结构 这个题目主要内容是单链接表的应用。通过单链接表的数据结构方式储存多项式

这个题目主要内容是单链接表的应用。通过单链接表的数据结构方式储存多项式,并实现两多项式之间的乘法。
https://www.eeworm.com/dl/654/430222.html
下载: 184
查看: 1097

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1112

教程资料 gps的c_a码的跟踪环的研究的fpga实现

gps的c_a码的跟踪环的研究的fpga实现
https://www.eeworm.com/dl/fpga/doc/18192.html
下载: 87
查看: 1100

模拟电子 基于多环锁相宽带细步进频率合成器的设计

为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。 ...
https://www.eeworm.com/dl/571/20345.html
下载: 197
查看: 1133

模拟电子 基于ADF4111的锁相环频率合成器设计

为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。 ...
https://www.eeworm.com/dl/571/20485.html
下载: 69
查看: 1121

教程资料 基于FPGA的数字三相锁相环的优化设计

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
https://www.eeworm.com/dl/fpga/doc/32702.html
下载: 148
查看: 1092

可编程逻辑 基于FPGA的数字三相锁相环的优化设计

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
https://www.eeworm.com/dl/kbcluoji/40355.html
下载: 95
查看: 1102

数据结构 我自己写的一个解决约瑟夫环的小程序

我自己写的一个解决约瑟夫环的小程序,对学习数据结构的朋友可能有一些帮助,tc2编译通过
https://www.eeworm.com/dl/654/112095.html
下载: 149
查看: 1150

微处理器开发 ARM开发中Wiggler调试ADS1.2环境搭建!!! 重要!

ARM开发中Wiggler调试ADS1.2环境搭建!!! 重要!
https://www.eeworm.com/dl/655/124794.html
下载: 58
查看: 1191