搜索结果
找到约 3,002 项符合
储存环 的查询结果
按分类筛选
- 全部分类
- 技术资料 (1312)
- 学术论文 (151)
- 数据结构 (124)
- 单片机开发 (120)
- 其他 (102)
- VHDL/FPGA/Verilog (63)
- matlab例程 (47)
- 电源技术 (41)
- 微处理器开发 (39)
- 单片机编程 (36)
- 通讯/手机编程 (35)
- 其他书籍 (35)
- 电子书籍 (34)
- 数值算法/人工智能 (33)
- 汇编语言 (30)
- 嵌入式/单片机编程 (29)
- 系统设计方案 (29)
- Java编程 (28)
- DSP编程 (26)
- 模拟电子 (26)
- 软件设计/软件工程 (26)
- 书籍源码 (24)
- 数学计算 (22)
- VC书籍 (22)
- 技术书籍 (20)
- 文章/文档 (19)
- Delphi控件源码 (19)
- Linux/Unix编程 (18)
- Windows CE (17)
- 人工智能/神经网络 (15)
- uCOS (14)
- VIP专区 (14)
- 源码 (13)
- 加密解密 (13)
- 教程资料 (13)
- 网络 (13)
- 通信网络 (12)
- 教育系统应用 (12)
- 编译器/解释器 (12)
- 压缩解压 (11)
- SQL Server (11)
- 游戏 (10)
- 文件格式 (10)
- C/C++语言编程 (9)
- 操作系统开发 (9)
- 电子书籍 (9)
- 驱动编程 (9)
- Internet/网络编程 (9)
- 其他嵌入式/单片机内容 (9)
- 测试测量 (8)
- 可编程逻辑 (8)
- 其他行业 (8)
- 无线通信 (7)
- 工控技术 (7)
- GPS编程 (7)
- 数字处理及显示 (6)
- 锁相环 (6)
- 企业管理 (6)
- 嵌入式Linux (6)
- 嵌入式综合 (5)
- 串口编程 (5)
- 磁盘编程 (5)
- Applet (5)
- USB编程 (5)
- 通讯编程文档 (5)
- VxWorks (5)
- Symbian (5)
- 中间件编程 (5)
- 邮电通讯系统 (5)
- 3G开发 (5)
- 论文 (4)
- 应用设计 (4)
- 技术教程 (4)
- 多国语言处理 (4)
- FlashMX/Flex源码 (4)
- 书籍 (3)
- PCB相关 (3)
- 行业应用文档 (3)
- 数据库系统 (3)
- 仿真技术 (3)
- 开发工具 (3)
- 电机控制 (3)
- 手机短信编程 (3)
- 语音压缩 (3)
- 其他数据库 (3)
- 百货/超市行业 (3)
- 行业发展研究 (3)
- Jsp/Servlet (3)
- 软件 (2)
- 习题答案 (2)
- 电感器 (2)
- Windows编程 (2)
- 存储器技术 (2)
- 软件工程 (2)
- 单片机相关 (2)
- 电子技术 (2)
- 源码/资料 (2)
- *行业应用 (2)
- 技术管理 (2)
- Java书籍 (2)
单片机开发 1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。
1、数字锁相环的单片机代码。
2、单片机与数字锁相环MC145152的应用系统的设计与实现。
数据结构 这个题目主要内容是单链接表的应用。通过单链接表的数据结构方式储存多项式
这个题目主要内容是单链接表的应用。通过单链接表的数据结构方式储存多项式,并实现两多项式之间的乘法。
学术论文 应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
教程资料 gps的c_a码的跟踪环的研究的fpga实现
gps的c_a码的跟踪环的研究的fpga实现
模拟电子 基于多环锁相宽带细步进频率合成器的设计
为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。
...
模拟电子 基于ADF4111的锁相环频率合成器设计
为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。 ...
教程资料 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
数据结构 我自己写的一个解决约瑟夫环的小程序
我自己写的一个解决约瑟夫环的小程序,对学习数据结构的朋友可能有一些帮助,tc2编译通过
微处理器开发 ARM开发中Wiggler调试ADS1.2环境搭建!!! 重要!
ARM开发中Wiggler调试ADS1.2环境搭建!!! 重要!