搜索结果
找到约 15,102 项符合
倍频电路 的查询结果
按分类筛选
VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(71)
VIP专区-嵌入式/单片机编程源码精选合集系列(71)资源包含以下内容:1. LPC2200的实验原代码,ADS 1.2集成开发环境练习.2. LPC2200的汇编指令实验原代码工程,周立功的2200实验板.3. 这一一个讲I2C的程序。是FPGA硬件程序。非常好的哦。.4. M3355的源代码.5. SAMSUNG 5009的源代码.6. ZORAN 962/966 SOURCE CODE,DVD chip.7. ...
VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(87)
VIP专区-嵌入式/单片机编程源码精选合集系列(87)资源包含以下内容:1. 在nios II DE2开发板上开发的实时时钟.2. 绝对好用的M64-SD卡MP3程序.3. 实现各种算数逻辑运算
根据输入的指令不同.4. 温度测控完整开发档案。包括原理图.5. 好记星的控件,包括button,list,对文件操作.6. FPGA/CPLD VHDL语言实现SPI.7. RS232-光纤的C ...
精品软件 ADVANCED DESIGN SYSTEM 2008
ADS电子设计自动化(EDA软件全称为 Advanced Design System,是美国安捷伦(Agilent)公司所生产拥有的电子设计自动化软件;ADS功能十分强大,包含时域电路仿真 (SPICE-like Simulation)、频域电路仿真 (Harmonic Balance、Linear Analysis)、三维电磁仿真 、通信系统仿真(Communication System Simulation)和数字信号处理 ...
RFID编程 DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成. 整个系统的中心频率(即signal_in和signal_out的码速率的2倍) 为clk/8/N. 模K
DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.
整个系统的中心频率(即signal_in和signal_out的码速率的2倍)
为clk/8/N. 模K加减计数器的K值决定DPLL的精度和同步建立时间,K越大,则同步建立时间长,同步精度高.反之则短,低. ...
技术书籍 射频模拟电路复习-100页-1.1M.ppt
专辑类-电子基础类专辑-153册-2.20G 射频模拟电路复习-100页-1.1M.ppt
VHDL/Verilog/EDA源码 整数倍分频
整数倍分频,有多种分频方式(包括1倍分频、奇偶数分频)
教程资料 VHDL源程序:半整数分频器电路
半整数分频器电路的VHDL源程序,供大家学习和讨论。\r\n
模拟电子 基于F1596的乘积型混频器电路设计与实现
针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO产生的本振信号,使该电路具有频谱纯净、失真度小、输出稳定等优点,满足了接收机混频器的使用要求。 ...